亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鍍銅短線柱(STUB)如何影響高速信號?

凡億PCB ? 來源:Altium ? 作者:Altium ? 2020-11-19 16:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著信息化產(chǎn)業(yè)的不斷推動,數(shù)字信號傳輸?shù)乃俣仍絹碓娇欤l率越來越高,傳統(tǒng)設(shè)計的PCB板已經(jīng)不能滿足這種高頻電路的需要。信號的完整性傳輸研究成為越來越關(guān)鍵的重要核心技術(shù)。當(dāng)電路信號的頻率增加到一定高度后,PCB中的導(dǎo)通孔PTH中無用的孔銅部分,其多余的鍍銅就相當(dāng)于天線一樣,產(chǎn)生信號輻射對周圍的其他信號造成干擾,嚴(yán)重時將影響到線路系統(tǒng)的正常工作,Backdrill的作用就是將多余的鍍銅用背鉆的方式鉆掉,從而消除此類EMI問題。在降低成本的同時,滿足高頻、高速的性能。

背鉆其實就是一種特殊的控制鉆孔深度的鉆孔技術(shù),在多層板的制作中,例如8層板的制作,我們需要將第1層連到第6層。通常首先鉆出通孔(一次鉆),然后鍍銅。這樣第1層直接連到第8層。實際我們只需要第1層連到第6層,第7到第8層由于沒有線路相連,像一個多余的鍍銅柱子。這個柱子在高頻高速電路設(shè)計中,會導(dǎo)致信號傳輸?shù)姆瓷?、散射、延遲等,給信號帶來完整性方面的問題。所以將這個多余的柱子(業(yè)內(nèi)叫STUB)從反面鉆掉(二次鉆)。因此叫背鉆。

鍍銅短線柱(STUB)如何影響高速信號?

Stub即鍍銅短線柱,如上圖所示。沒有連接信號線的通孔鍍銅部分。下圖所示為兩種通孔結(jié)構(gòu)的信號傳輸時電平轉(zhuǎn)換眼圖。左邊是具有完整的Stub鍍銅短線柱,右邊的是Stubless沒有鍍銅短線柱的情況??梢钥闯觯族冦~短線柱在Pedestal Width這段區(qū)域其Pedestal Height消隱脈沖高度處于邏輯0到1和邏輯1到0轉(zhuǎn)換中的不確定狀態(tài)。這些不確定電平翻轉(zhuǎn)區(qū)域,使得數(shù)字接收更難以確定接收的信號到底是邏輯1還是邏輯0。不確定邏輯狀態(tài)的電平值與Stub鍍銅短線柱的等效阻抗成比例。較高的通孔短線柱阻抗使得邏輯電平更接近于期望的低電平0和高電平1。因此邏輯電平翻轉(zhuǎn)狀態(tài)更為明確。如右圖所示,類似于眼圖的眼睛張開的范圍更大。增加短線柱阻抗的有效方法是通過去除非功能焊盤來減小并聯(lián)電容。雖然這些技術(shù)有所幫助,但它們通常不足以將失真減少到可接受的水平。

不確定電平翻轉(zhuǎn)的區(qū)域?qū)挾扰c短線柱的長度成比例。越短的短線柱Stub產(chǎn)生的不確定區(qū)域?qū)挾仍秸?。減小不確定電平翻轉(zhuǎn)區(qū)域?qū)挾鹊暮唵畏椒ㄊ峭ㄟ^背鉆來減小通孔鍍銅柱的總長度。下圖所示為進(jìn)行了適當(dāng)背鉆的通孔PTH的眼圖??梢匀菀椎乜闯觯诒炽@操作之后剩余的鍍銅短線柱長度(在眼睛的左上角和左下角的不確定區(qū)域減?。?,類似于張開的眼睛范圍更大,確定電平轉(zhuǎn)換正常工作區(qū)間更大。

應(yīng)當(dāng)注意的是,采用構(gòu)造技術(shù)(例如激光鉆孔和改變板層堆棧順序)使得導(dǎo)線被移動到更靠近過孔短線柱端部的層,也可以用于減小短線柱長度。但在許多高密度PCB板和背板/中間板中,從制造和成本核算的角度來看,這些方式并不總是可行的。在這種情況下,唯一的選擇是通過backdrilling背鉆刪除via stub。當(dāng)然,短線柱Stub去除不是唯一可以應(yīng)用于通孔的信號完整性改進(jìn)技術(shù)。使用例如正在申請的專利技術(shù),Sanmina-SCI的Opti-Via TM“通孔調(diào)諧”算法來優(yōu)化未經(jīng)背鉆的通孔的剩余部分也可以進(jìn)一步減少通孔引起的信號失真。

背鉆孔有什么樣優(yōu)點和作用?

影響信號系統(tǒng)信號完整性的主要因素除設(shè)計、材料、傳輸線、連接器芯片封裝等因素外,導(dǎo)通孔對信號完整性有較大影響。而背鉆通過鉆掉沒有起到任何連接或者傳輸作用的通孔段,避免了多余Stub對信號完整性的影響。除此之外,背鉆技術(shù)還有如下諸多優(yōu)點。

減小雜訊干擾;

提高信號完整性;

局部板厚變??;

減少埋盲孔的使用,降低PCB制作難度。

背鉆制作工藝流程

根據(jù)提供PCB,對PCB進(jìn)行一鉆定位并進(jìn)行一鉆鉆孔;背鉆的一鉆孔偏會加大背鉆孔與一鉆孔對準(zhǔn)度差異,對背鉆精度造成較大影響,此處必須嚴(yán)格控制一鉆孔位精度。

對一鉆鉆孔后的PCB進(jìn)行電鍍。此處孔銅不夠的話,會嚴(yán)重影響要求。需采用低電流,長時間,一次性鍍夠。電鍍后切片監(jiān)控銅厚。電鍍參數(shù):15ASF×(48min+48min)。

采用鉆刀對需要進(jìn)行背鉆的電鍍孔進(jìn)行背鉆,二鉆鉆孔。背鉆是利用鉆機的深度控制功能實現(xiàn)盲孔的加工,以去除部分孔銅。其公差主要受到背鉆設(shè)備精度和介質(zhì)厚度公差的影響。

對整孔進(jìn)行數(shù)值塞孔。背鉆孔有一頭大、一頭小且有拐角的特點,理論上更容易產(chǎn)生氣泡空洞,需要進(jìn)行有效塞孔。

對塞孔處理后的板面進(jìn)行處理。消除殘留。由于銅面和樹脂硬度有很大差異,需要保證磨板后板面平整。

背鉆孔板技術(shù)特征有哪些?

背鉆技術(shù)使用的情況比較特殊。要求也很復(fù)雜。通常應(yīng)用與信號通信設(shè)備,大型伺服器,醫(yī)療電子,軍事,航空航天等重要領(lǐng)域。這里領(lǐng)域有專業(yè)和深厚的技術(shù)儲備和研發(fā)力量,需要進(jìn)行高端技術(shù)和產(chǎn)品設(shè)計。通常來說,背鉆孔板有如下技術(shù)特征。

多數(shù)背板是硬板

層數(shù)一般為8至50層

板厚:2.5mm以上

厚徑比較大

板尺寸較大

外層線路較少,多為壓接孔方陣設(shè)計

背鉆孔板設(shè)計需要遵循的規(guī)則

一般首鉆最小孔徑>=0.3mm

一次鉆的鉆孔孔徑推薦要求不低于0.3mm。如下圖所示,首鉆鉆孔孔徑用A表示。

背鉆孔通常比需要鉆掉的孔大0.4mm

背鉆鉆孔孔徑一般推薦比一次鉆孔徑大0.25mm~0.4mm。保險起見推薦大0.4mm。如下圖所示,背鉆孔徑用B表示。

背鉆深度控制冗余0.2mm

背鉆是利用鉆機的深度控制功能實現(xiàn)的。由于背鉆的鉆刀是尖狀的,鉆到相應(yīng)的層時由于鉆刀的傾斜角總會保留有一小段余量。該背鉆深度控制建議至少保留8mil即0.2mm。而且,在層疊設(shè)置的時候需要考慮介質(zhì)厚度,避免出現(xiàn)走線被鉆斷的情況。如下圖所示,背鉆深度冗余用S表示。

如果背鉆要求鉆到M層,那么與M層相鄰未被鉆掉的層之間介質(zhì)厚度最小0.3mm

背鉆與走線間距

背鉆孔的stub鉆掉層走線與背鉆的距離推薦不小于10mil(0.25mm)。如下圖所示,虛線框圓圈距離背鉆孔外沿的距離為10mil,在虛線框外都是安全的走線區(qū)域。

Altium Designer中如何設(shè)置背鉆參數(shù)?

前面介紹了背鉆技術(shù)以及背鉆設(shè)計時需要考慮的參數(shù)。那么在Altium designer中該如何進(jìn)行背鉆設(shè)計中各參數(shù)的設(shè)置呢?下面用一具體案例來展示Altium Designer中進(jìn)行背鉆設(shè)計的方法。

步驟1:設(shè)置鉆孔層對

首先打孔走線。比如一個8層板,從頂層Toplayer打孔,然后切換到Midlayer1上來走線。剩下的Midlayer2 到底層bottomlayer需要背鉆Backdrilling。此處第一步就是在Design- Layer Stack Manager - Drill Pair 中設(shè)置。如下圖所示,起始層Midlayer2,終止層Bottomlayer。切記要勾選Back drill pair選項框表示它是做背鉆用的。

步驟2:確保信號層Midlayer1與背鉆起始層Midlayer2之間層間距不小于0.3mm。

此處在層厚Thickness欄目,經(jīng)檢查滿足要求。

步驟3:確定背鉆孔需要鉆掉的鍍銅柱長度。

通過Layer Stack Manager中從Midlayer2到Bottomlayer之間的層厚加起來大概1mm左右。由于考慮到背鉆深度控制冗余8mil(0.2mm),在層棧管理器頁面Midlayer1與Midlayer2之間的層厚正好0.254mm介質(zhì)厚度。因此可以設(shè)置需要鉆掉的鍍銅柱為1mm左右。當(dāng)然這個數(shù)值需要根據(jù)工程師具體設(shè)計中根據(jù)要求可適當(dāng)增減。

步驟4:設(shè)置背鉆大小,深度以及網(wǎng)絡(luò)。

如下圖所示,在設(shè)置Max Stub Length及需要鉆掉的鍍銅柱深度為1,mm。設(shè)置背鉆孔大小為比原通孔大小半徑大0.2mm。使得背鉆孔與原通孔孔徑大0.4mm。再設(shè)置需要背鉆的過孔網(wǎng)絡(luò)即可完成背鉆相關(guān)的規(guī)則設(shè)置。

最終的效果在Altium Designer中3D顯示如下圖。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1486

    瀏覽量

    54632
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4884

    瀏覽量

    93688
  • 高頻電路
    +關(guān)注

    關(guān)注

    12

    文章

    241

    瀏覽量

    36699

原文標(biāo)題:規(guī)則設(shè)置如何應(yīng)用于我的PCB設(shè)計?—Back Drill背鉆孔

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    高速先生成員:周偉上一篇文章 過孔Stub對ddrx地址信號的影響 提到過后面會有stub對數(shù)據(jù)信號的影響,今天我們就一起來看看吧。 前文通
    發(fā)表于 09-28 11:25

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    上次說了過孔stub對DDRx地址信號的影響,這次我們就來看看數(shù)據(jù)信號的長stub是否要背鉆!
    的頭像 發(fā)表于 09-28 11:22 ?374次閱讀
    <b class='flag-5'>高速</b>PCB板DDR5數(shù)據(jù)<b class='flag-5'>信號</b>的長<b class='flag-5'>STUB</b>要背鉆嗎?

    PCB過孔STUB對DDRX地址信號的影響

    高速先生成員--周偉 之前高速先生發(fā)表過一篇《過孔STUB長,DDR信號“強”?》的文章,最近大家也都在問DDR4或DDR5長stub是否有
    發(fā)表于 09-04 10:50

    PCB過孔STUB對DDRX地址信號的影響

    最近直播的時候大家都在問過孔stub對DDRx信號的影響,到底要不要背鉆,今天我們就來看看!
    的頭像 發(fā)表于 09-04 10:48 ?319次閱讀
    PCB過孔<b class='flag-5'>STUB</b>對DDRX地址<b class='flag-5'>信號</b>的影響

    PCB為啥現(xiàn)在行業(yè)越來越流行“淺背鉆”了?

    高速先生成員--黃剛 毫無疑問,信號速率已經(jīng)是灰?;页8吡?,過孔對信號質(zhì)量的影響在以往文章中已經(jīng)分享過太多太多。過孔一身都是坑,其中最大的那個就是它的stub影響。一個有
    發(fā)表于 08-18 16:30

    別讓孔偏毀了信號!PCB 背鉆的 XY 精準(zhǔn)度如何做到分毫不差?

    的負(fù)面影響 從上圖中我們可以看出,Stub 看似是 “無用的銅柱”,但在高速信號傳輸場景中,會成為嚴(yán)重的信號干擾源,具體影響如下: 導(dǎo)致信號
    發(fā)表于 07-22 10:25

    DPC陶瓷基板電鍍銅加厚工藝研究

    隨著功率半導(dǎo)體器件向高頻化、集成化方向發(fā)展,直接鍍銅(DPC)技術(shù)憑借其獨特的優(yōu)勢成為大功率封裝領(lǐng)域的核心技術(shù)。下面由深圳金瑞欣小編將系統(tǒng)闡述DPC工藝中電鍍銅加厚環(huán)節(jié)的技術(shù)要點,并探討行業(yè)最新發(fā)展
    的頭像 發(fā)表于 07-19 18:14 ?553次閱讀
    DPC陶瓷基板電<b class='flag-5'>鍍銅</b>加厚工藝研究

    聊聊高速PCB設(shè)計100Gbps信號的仿真

    今年開始其實我們已經(jīng)圍繞100G的高速信號仿真寫了多篇文章啦,2025年高速先生第一篇文章就是和這個相關(guān):當(dāng)DEEPSEEK被問到:如何優(yōu)化112GBPS信號過孔阻抗?(陳雅給鏈接),
    發(fā)表于 03-17 14:03

    高速信號如何判定?常見的高速信號有哪些?

    隨著信息技術(shù)的飛速發(fā)展,高速信號在互聯(lián)網(wǎng)傳輸、計算機內(nèi)部通信、移動通信及衛(wèi)星通信等領(lǐng)域中廣泛應(yīng)用。那么,如何判定一個信號是否為高速信號呢?,
    的頭像 發(fā)表于 02-11 15:14 ?1114次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>如何判定?常見的<b class='flag-5'>高速</b><b class='flag-5'>信號</b>有哪些?

    高速信號線走線規(guī)則有哪些

    高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線的走線規(guī)則對于維持信號質(zhì)量、減少噪聲干擾以及優(yōu)化時序性能
    的頭像 發(fā)表于 01-30 16:02 ?2111次閱讀

    高速信號走線越短越好嗎為什么

    高速數(shù)字電路設(shè)計中,信號走線的長度是一個至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性、時序準(zhǔn)確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨之增加。本文將深入探討高速
    的頭像 發(fā)表于 01-30 15:56 ?1237次閱讀

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計中什么是高速信號?PCB設(shè)計中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,高速信號的處理成為PCB
    的頭像 發(fā)表于 12-30 09:41 ?1028次閱讀

    PCB設(shè)計中的Stub天線對信號傳輸?shù)挠绊?/a>

    在PCB設(shè)計中,Stub(也稱為短樁線或殘樁線)對信號傳輸有以下幾個主要影響:1.容性效應(yīng)導(dǎo)致的阻抗偏低:Stub會導(dǎo)致容性效應(yīng),使得阻抗偏低,影響信道的阻抗一致性。Stub越長,阻抗
    的頭像 發(fā)表于 12-24 17:21 ?1785次閱讀
    PCB設(shè)計中的<b class='flag-5'>Stub</b>天線對<b class='flag-5'>信號</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設(shè)計中的Stub信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    PCB設(shè)計中的<b class='flag-5'>Stub</b>對<b class='flag-5'>信號</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    高速信號測試知識分享

    什么是高速信號 隨著電子技術(shù)的飛速發(fā)展,信息交換的速度不斷提高,高速信號的頻率和復(fù)雜度也不斷增加,如何準(zhǔn)確測試和測量高速
    的頭像 發(fā)表于 11-08 11:50 ?1380次閱讀