亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計遇到過孔stub如何解決

PCB線路板打樣 ? 來源:一博科技 ? 作者:黃剛 ? 2021-03-29 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

N年的寶貴經(jīng)驗告訴我們,PCB設計遇到過孔stub時,最好辦法就是器件在表層走線靠下層,器件在底層走線就靠上層,這樣能把stub降到最低。但是,有沒有一種種情況,你們覺得無論走哪一層都覺得不能把stub降得很低的情況呢?

恩,還真有這么一種操作,而且其實我們還見得不少。在比較理想的器件布局下,我們喜歡把高速信號的收發(fā)芯片都放在同一表面,要么都是表層,要么都是底層。原因很簡單,這樣的話我們從表層的pin打孔到內(nèi)層走線時,只要我們走到了靠下的層(以器件放表層說明,如果是放底層則相反哈),這樣兩個過孔就都會是比較短的過孔stub,有利于提高信號傳輸質(zhì)量。而且不要老是動不動就提要背鉆這事嘛,能保證質(zhì)量的同時又可以簡單快捷的省成本和加工流程這種好事,相信誰都不會拒絕吧?

但是,有的高速信號卻不能做到兩個器件都放在正面,看起來好像顯得我們不重視這些高速走線似的。大家是不是覺得只要我們想優(yōu)先保證它們的傳輸?shù)脑?,就肯定輕松的做到先把它們都放在表層是吧?有的東西連臣妾都不能保證啊,更何況PCB工程師呢?例如,其中一個器件是雙面都有高速走線的pin……

其實這樣的器件是有的,而且應用很廣泛,其中一種就是我們今天的主人公,PCIE金手指。在我們很多PCIE子卡設計中,都會遇到它。它的封裝就是雙面的焊盤結(jié)構(gòu)。這樣的PCIE信號我們最近接觸非常多,主要就是應用在現(xiàn)在很火的人工智能領域上。

像上圖高亮的TX鏈路(怎么分的TX還是RX?看看電容唄)是在底層,而我們的主芯片放在表層,那我們的內(nèi)線走線好像走到哪一層就是不能達到放同一面時的效果,無論是放在靠上層還是靠下層,都會有其中一個過孔有很長的stub。這時能夠想象PCB工程師的心情就好像下圖的情況一樣矛盾……

在說完了前面的鋪墊之后,再說說本文想描述的案例。該信號走的是PCIE3.0的協(xié)議(8Gbps),板厚是2.0mm。在第一版中,客戶為了省成本,問我們能不能不背鉆處理,然后我們高速先生也不是動不動就叫客戶背鉆的,因為經(jīng)過驗證之后,認為把走線走到靠下層時,長過孔的stub大概在60mil左右,對于8Gbps的信號仍在可以接受的范圍。客戶也懷著將信將疑的心態(tài)投了板,不過還好沒等多久,回板之后客戶進行了PCIE的測試(子卡插到base進行測試),發(fā)現(xiàn)真的是OK的哦,傳輸沒有問題。

一切都沒什么問題之后,后面客戶又開始了第二版,其他走線有一些改動,PCIE這部分原理圖沒有改動。本來按說PCIE直接copy就好了,但是由于靠下面的走線需要讓給更高速的信號,因此無法繼續(xù)按照上一版靠底層走線。這時PCB工程師想到反正都會有一個長的過孔stub,影響應該是一樣的,因此就把走線放在和下層對稱的上層去走,于是就第二版的鏈路變成了這樣(由于后面要對比兩者的區(qū)別,因此我們用同一條鏈路不同走線層來對比會更有說服力)。

這就是前面說到,無論靠上還是靠下都會有一個長的過孔stub無法避免。其實乍一看,感覺應該是一樣的,因為還是有一個長的和一個短的過孔stub的影響。事實上是這樣嗎?

我們把兩種情況進行仿真對比一下,他們的傳輸損耗有非常驚人的結(jié)論,那就是真的就是一樣的。如下所示:高速先生們再三確認后。確定真的是有兩根曲線,真的一模一樣哈。紅的曲線被綠的覆蓋了……

后面想了一下,其實一樣也是對的。對于這種線性時不變系統(tǒng)而言。事實上他們就應該是一樣的。理論不想過多解釋哈,對于這種名詞大家感興趣再去搜搜哈。簡單來說就是從最后接收來看,首先時間是一樣的,然后stub一樣的情況下是不care長stub和短stub的順序,能量經(jīng)過振蕩傳輸?shù)浇邮斩说臅r候就是一樣的。那看起來這種case下走靠上還是靠下層真沒有影響?

很多時候當你有一個認為正確的結(jié)論時,往往需要經(jīng)得住很多人的敲打。例如有同事就提出,要不給他們賦了收發(fā)模型看看眼圖是不是也一樣?好,這個主意非常好,因為對于很多人來說,S參數(shù)遠沒有時域的波形或者眼圖直觀,于是我們加入收發(fā)模型進行仿真后,就立馬把這個結(jié)論推翻了……

突然發(fā)現(xiàn)原有差距會那么大,眼高居然差了50多mV。兩者看起來波形都不錯,但是在PCIE鏈路中,這個只是子卡部分,插上base板后接收裕量就肯定很小了,所以這個已經(jīng)是一個很大的差距了。

在驚訝之余我們再回頭看看這兩條鏈路的回波損耗,終于發(fā)現(xiàn)了不一樣的地方。

從回波損耗來看,版本一的結(jié)果的確會比版本二要好。這就是導致眼圖有差異的原因了。所以對于這種始終會存在過孔stub的情況下,我們走線層的選擇其實會影響很大,不能再按照傳統(tǒng)的單純靠下層或者靠上層來走了,這時候必須具體問題具體分析哈。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4884

    瀏覽量

    93685
  • 收發(fā)芯片

    關注

    0

    文章

    42

    瀏覽量

    9240
  • 高速信號
    +關注

    關注

    1

    文章

    255

    瀏覽量

    18441
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    高速先生成員:周偉上一篇文章 過孔Stub對ddrx地址信號的影響 提到過后面會有stub對數(shù)據(jù)信號的影響,今天我們就一起來看看吧。 前文通過幾個仿真例子看到,長
    發(fā)表于 09-28 11:25

    高速PCB板DDR5數(shù)據(jù)信號的長STUB要背鉆嗎?

    上次說了過孔stub對DDRx地址信號的影響,這次我們就來看看數(shù)據(jù)信號的長stub是否要背鉆!
    的頭像 發(fā)表于 09-28 11:22 ?372次閱讀
    高速<b class='flag-5'>PCB</b>板DDR5數(shù)據(jù)信號的長<b class='flag-5'>STUB</b>要背鉆嗎?

    PCB過孔STUB對DDRX地址信號的影響

    或者會數(shù)據(jù)出錯,而L14層的走線眼圖就好很多,再優(yōu)化一下就會有一定的裕量,看起來過孔stub長居然對DDR4的信號質(zhì)量有一定的改善作用。 這個原理其實在上篇文章中講到過,我們再來重溫一下:過孔
    發(fā)表于 09-04 10:50

    PCB過孔STUB對DDRX地址信號的影響

    最近直播的時候大家都在問過孔stub對DDRx信號的影響,到底要不要背鉆,今天我們就來看看!
    的頭像 發(fā)表于 09-04 10:48 ?318次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>過孔</b><b class='flag-5'>STUB</b>對DDRX地址信號的影響

    STM32+DP83848跑10M可以,100M丟包很嚴重,請問有人遇到過嗎?

    大佬們,stm32驅(qū)動dp83848,跑10M可以,100M丟包很嚴重,請問有人遇到過
    發(fā)表于 08-20 10:04

    PCB扇孔全攻略|這些設計細節(jié),新手和老手都容易忽略!

    如果你做過PCB設計,你一定遇到過這些場景——BGA走線順暢,卻在測試中高速鏈路丟包;多層板做出來卻翹曲變形;焊接時良率一落千丈……這些問題,很多時候不是芯片問題,也不是板廠工藝問題,而是扇孔沒設
    的頭像 發(fā)表于 08-20 07:34 ?4525次閱讀
    <b class='flag-5'>PCB</b>扇孔全攻略|這些設計細節(jié),新手和老手都容易忽略!

    PCB為啥現(xiàn)在行業(yè)越來越流行“淺背鉆”了?

    10mil的過孔stub的背鉆我們在PCB加工行業(yè)內(nèi)就稱為淺背鉆,如下圖所示,淺背鉆主要就是為了去掉底層焊盤的影響,其次才是希望讓stub再短幾個mil。 最后總結(jié)下哈:這個地方的影
    發(fā)表于 08-18 16:30

    PCB設計過孔為什么要錯開焊盤位置?

    PCB設計中,過孔(Via)錯開焊盤位置(即避免過孔直接放置在焊盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤作用 :焊盤是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?579次閱讀

    你在使用WI-FI6模塊PTR7002時遇到過哪些通信問題?歡迎分享解決方案!

    你在使用WI-FI6模塊PTR7002時遇到過哪些通信問題?歡迎分享解決方案!
    發(fā)表于 05-09 14:25

    cyUSB3014一直顯示2.1,不能到3.0情況,誰遇到過

    我們做了兩款設備,一款USBA的輸出為3.0,另外一款電路只改了連接器TYPEC,一直顯示2.1,同樣的固件,拆掉type-C的連接器電線連接USBA連接器還是不能顯示3.0,ESD也是連接的,請問誰遇到過
    發(fā)表于 04-29 18:47

    PCB設計中容易遇到的問題

    印制電路板(PCB)設計是電子產(chǎn)品開發(fā)中的關鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?666次閱讀

    PCB設計中的Stub天線對信號傳輸?shù)挠绊?/a>

    PCB設計中,Stub(也稱為短樁線或殘樁線)對信號傳輸有以下幾個主要影響:1.容性效應導致的阻抗偏低:Stub會導致容性效應,使得阻抗偏低,影響信道的阻抗一致性。Stub越長,阻抗
    的頭像 發(fā)表于 12-24 17:21 ?1785次閱讀
    <b class='flag-5'>PCB設計</b>中的<b class='flag-5'>Stub</b>天線對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設計中應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設計</b>中的<b class='flag-5'>Stub</b>對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    ADS1198套件評估軟件不能正常打開如何解決?

    從TI官網(wǎng)上下載的ADS1198 EVM Evaluation Software打開后有許多報錯,無法正常使用,請問有同學遇到過這種情況嗎,應該如何解決呢?謝謝。
    發(fā)表于 12-10 07:57

    PCB過孔設計的基礎知識

    在現(xiàn)代電子設備中,印刷電路板(PCB)是核心組成部分,它承載著各種電子元器件并將它們通過電氣信號連接在一起。隨著電子設備的日益復雜,PCB的設計也變得更加精細和復雜。而在PCB的設計中,過孔
    的頭像 發(fā)表于 11-05 15:30 ?2208次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>過孔</b>設計的基礎知識