亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

磁珠是如何影響電源的完整性

h1654155282.3538 ? 來源:電子電路設(shè)計(jì) ? 作者:電子電路設(shè)計(jì) ? 2020-10-20 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、前言

磁珠的全稱為鐵氧體磁珠濾波器(另有一種是非晶合金磁性材料制作的磁珠),是一種抗干擾元件,濾除高頻噪聲效果顯著。

磁珠的主要原料為鐵氧體。鐵氧體是一種立方晶格結(jié)構(gòu)的亞鐵磁性材料,鐵氧體材料為鐵鎂合金或鐵鎳合金,它的制造工藝和機(jī)械性能與陶瓷相似,顏色為灰黑色。

二、磁珠基礎(chǔ)知識(shí)

磁珠(Ferritebead)有很高的電阻率和磁導(dǎo)率,其等效電路是一個(gè)DCR電阻串聯(lián)一個(gè)電感并聯(lián)一個(gè)電容和一個(gè)電阻。DCR是一個(gè)恒定值,但后面三個(gè)元件都是頻率的函數(shù),也就是說它們的感抗,容抗和阻抗會(huì)隨著頻率的變化而變化,當(dāng)然它們阻值,感值和容值都非常小。磁珠比普通的電感有更好的高頻濾波特性,在高頻時(shí)呈現(xiàn)阻性,所以能在相當(dāng)寬的頻率范圍內(nèi)保持較高的阻抗,從而提高調(diào)頻濾波效果。磁珠的電路符號(hào)就是電感,但是型號(hào)上可以看出使用的是磁珠。在電路功能上,磁珠和電感是原理相同的,只是頻率特性不同而已。

從等效電路中可以看到,當(dāng)頻率低于fL(LC諧振頻率)時(shí),磁珠呈現(xiàn)電感特性;當(dāng)頻率等于fL時(shí),磁珠是一個(gè)純電阻,此時(shí)磁珠的阻抗(impedance)最大;當(dāng)頻率高于諧振頻率點(diǎn)fL時(shí),磁珠則呈現(xiàn)電容特性。EMI選用磁珠的原則就是磁珠的阻抗在EMI噪聲頻率處最大。比如如果EMI噪聲的最大值在200MHz,那你選擇的時(shí)候就要看磁珠的特性曲線,其阻抗的最大值應(yīng)該在200MHz左右。

下圖是一個(gè)磁珠的實(shí)際的特性曲線圖。大家可以看到這個(gè)磁珠的峰值點(diǎn)出現(xiàn)在1GHz左右,在峰點(diǎn)時(shí),阻抗(Z)曲線的值與電阻(R)的相等。也就是說這個(gè)磁珠在1GHz時(shí),是個(gè)純電阻,而且阻抗值最大。

Z:impedanceR:R(f)X1:L\C前面簡(jiǎn)單介紹了EMI磁珠的基本特性曲線。從磁珠的阻抗曲線來看,其實(shí)它的特性就是可以用來做高頻信號(hào)濾波器。需要注意的是,通常大家看到的廠家提供的磁珠阻抗曲線,都是在無偏置電流情況下測(cè)試得到的曲線。但大部分磁珠通常被放在電源線線上用來濾除電源的EMI噪聲。在有偏置電流的情況下,磁珠的特性會(huì)發(fā)生一些變化。

下面是某個(gè)0805尺寸500mA的磁珠在不同的偏置電流下的阻抗曲線。大家可以看到,隨著電流的增加,磁珠的峰值阻抗會(huì)變小,同時(shí)阻抗峰值點(diǎn)的頻率也會(huì)變高。

在進(jìn)一步闡述磁珠的特性之前,讓我們先來看一下磁珠的主要特性指標(biāo)的定義:Z(阻抗,impedanceohm):磁珠等下電路中所有元件的阻抗之和,它是頻率的函數(shù)。通常大家都用磁珠在100MHz時(shí)的阻抗值作為磁珠阻抗值。DCR(ohm):磁珠導(dǎo)體的的直流電阻。額定電流:當(dāng)磁珠安裝于印刷線路板并加入恒定電流,自身溫升由室溫上升40C時(shí)的電流值。那么EMI磁珠的磁珠有成千上萬種,阻抗曲線也各不相同,我們應(yīng)該如何根據(jù)我們的實(shí)際應(yīng)用選擇合適的磁珠呢?讓我們首先來看一下阻抗值同為600ohm@100MHz,但尺寸大小不同的磁珠在不同偏置電流電流和工作頻率下的特性。

上面是四個(gè)不同大小的磁珠分別工作在0A,100mA偏置電流及在100MHz,500MHz和1GHz工作頻率下的阻抗值。

從上表的測(cè)試數(shù)據(jù)中可以看出,1206尺寸的磁珠在低頻100MHz工作時(shí),其阻抗值僅從0A下的600ohm減小到100mA偏置電流下的550ohm,而0402尺寸的磁珠阻抗值卻從0A下的600ohm大幅減小為175ohm。

由此看來,在低頻大偏置電流應(yīng)用的情況下,應(yīng)該選擇大尺寸的磁珠,其阻抗特性會(huì)更好一些。讓我們來看一下磁珠在高頻工作時(shí)的情形。1206尺寸的磁珠其1GHz下的阻抗從100MHz下的600ohm大幅減小為105ohm,而0402尺寸的磁珠其1GHz下的阻抗則只由100MHz下的600ohm小幅減小為399ohm。

這也就是說,在低頻大偏置電流的情況下,我們應(yīng)該選擇較大尺寸的磁珠,而在高頻應(yīng)用中,我們應(yīng)該盡量選擇小尺寸的磁珠。

三、應(yīng)用于信號(hào)線上的磁珠

讓我們?cè)賮砜匆幌孪旅鎯蓚€(gè)不同曲線特征的磁珠A和磁珠B應(yīng)用于信號(hào)線時(shí)的情況。

磁珠A和磁珠B的阻抗峰值都在100MHz和200MHz之間,但磁珠A阻抗頻率曲線比較平坦,磁珠B則比較陡峭。我們將兩個(gè)磁珠分別放在如下的20MHz的信號(hào)線上,看看對(duì)信號(hào)輸出會(huì)產(chǎn)生什么樣的影響。

下面是用示波器分別量測(cè)磁珠輸出端的波形圖

從輸出波形來看,磁珠B的輸出波形失真要明顯小于磁珠A。原因是磁珠B的阻抗頻率波形比較陡峭,其阻抗在200MHz時(shí)較高,只對(duì)200MHz附近的信號(hào)的衰減較大,但對(duì)頻譜很寬的方波波形影響較小。而磁珠A的阻抗頻率特性比較平坦,其對(duì)信號(hào)的衰減頻譜也比較寬,因此對(duì)方波的波形影響也較大。

下面是上述三種情況對(duì)應(yīng)的EMI測(cè)試結(jié)果。結(jié)果是磁珠A和磁珠B都會(huì)對(duì)EMI噪聲產(chǎn)生很大的衰減。磁珠A在整個(gè)EMI頻譜范圍內(nèi)的衰減要稍好于磁珠B。

因此,在具體選用磁珠時(shí),阻抗頻率特性平坦型的磁珠A比較適合應(yīng)用于電源線,而頻率特性比較陡峭的磁珠B則較適合應(yīng)用于信號(hào)線。磁珠B在應(yīng)用于信號(hào)線時(shí),可以在盡量保持信號(hào)完整性的情況下,盡可能只對(duì)EMI頻率附近的噪聲產(chǎn)生最大的衰減。

四、磁珠與電容回路

在一些器件的數(shù)據(jù)手冊(cè)或者應(yīng)用文檔中,一般會(huì)建議對(duì)一些要求較高的電源管腳(比如VCCA,VCCPLL之類的)做隔離處理,并推薦使用磁珠進(jìn)行隔離。

一般建議將電容放在更加靠近器件電源管腳的地方(相對(duì)于磁珠的位置),如下圖所示。至于電容的容值,和該電源管腳的功率(電壓&電流),電容距離管腳的位置,電容的封裝大小等因素有關(guān)系。

對(duì)于電容的Layout也有一些講究,安裝電容時(shí),要從焊盤拉出一下段引線通過過孔和電源平面連接,接地段也一樣。則電容的電流回路是:電源平面→過孔→引出線→焊盤→電容→焊盤→引出線→過孔→低平面。如下圖所示:

放置過孔的基本原則就是讓這一環(huán)路面積最小,減小寄生電感。下圖顯示幾種安裝方法:

第一種方法從焊盤引出很長(zhǎng)的線然后連接到過孔,這會(huì)引入很大的寄生電感,一定要避免這樣做。

第二種方法在焊盤二端打過孔,比第一種方法路面積小的多,寄生電感也較小,可以接受。

第三種方法在焊盤側(cè)面打孔,進(jìn)一步減小了環(huán)路面積,寄生電感比第一個(gè)更小,是比較好的方法。

第四種方法焊盤二側(cè)面打孔,和第三種方法相比,電容的每端都是通過并聯(lián)的過孔接入電源和地平面,比第三種的寄生電感還小,只要空間允許,盡量使用。

最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接可能會(huì)出現(xiàn)問題。

五、“濫用”磁珠的危害

典型的8層以上單板,或者6層板采用3個(gè)電源地平面,電源地相對(duì)緊耦合的設(shè)計(jì),這時(shí)候板上的濾波電容呈現(xiàn)“全局特性”,也就是說電容的位置不是很“重要”,電容在全局起作用。雙面板四層板,以及6層板電源地距離比較遠(yuǎn),相對(duì)松耦合的時(shí)候,板上的濾波電容傾向于“局部特性”,電容的位置比較重要,最好能靠近芯片管腳放置。

當(dāng)電源供電網(wǎng)絡(luò)不使用電源地平面來設(shè)計(jì)的時(shí)候,電容更傾向于“局部特性”。如PLL電源的電容,如DDR3設(shè)計(jì)中Vref電源的電容,都希望嚴(yán)格把相應(yīng)的電容靠近芯片的管腳,甚至最好能做到設(shè)計(jì)時(shí)指定電源必須從濾波電容進(jìn)入芯片管腳。

同樣的,對(duì)于常規(guī)數(shù)字電源,如3.3V,2.5V等IO電源,如果我們對(duì)每一個(gè)芯片都使用磁珠隔離之后單獨(dú)供電,那么電容就失去了“全局”作用。最直接的一個(gè)負(fù)面作用就是導(dǎo)致設(shè)計(jì)需要增加更多的濾波電容?;蛘吣硞€(gè)芯片的電容數(shù)量與種類不夠,導(dǎo)致電源軌道噪聲變大。

就算是電容的數(shù)量不是問題,電源噪聲可控,“濫用”磁珠還會(huì)造成其他設(shè)計(jì)問題。電源種類多是設(shè)計(jì)的現(xiàn)狀,“濫用”磁珠會(huì)“雪上加霜”的讓電源種類更多。加大電源地平面設(shè)計(jì)的難度。而增加的磁珠,其實(shí)并沒有給電源噪聲帶來好處。

六、總結(jié)

常規(guī)的數(shù)字電源,在采用多層板設(shè)計(jì),電源地平面緊耦合的情況下,不建議“濫用”磁珠,保持電容的“全局”特性起作用。

需要使用磁珠的場(chǎng)合大致分為兩種

1、“特別”保護(hù)自己,如PLL電源,FPGA中的SerDes模擬電源等

2、“關(guān)愛”他人,自身的干擾性比較強(qiáng),避免EMI問題,如強(qiáng)驅(qū)動(dòng)的時(shí)鐘芯片等
責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18652

    瀏覽量

    260510
  • 磁珠
    +關(guān)注

    關(guān)注

    6

    文章

    275

    瀏覽量

    45195
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    電源完整性分析——謹(jǐn)慎使用

    本帖最后由 yuu_cool 于 2025-6-26 15:07 編輯 獲取完整文檔資料可下載附件哦?。。?! 如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 06-26 14:34

    是德DSOX1204A示波器在電源完整性測(cè)試中的關(guān)鍵優(yōu)勢(shì)

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計(jì)中至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,電源
    的頭像 發(fā)表于 06-24 12:01 ?384次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試中的關(guān)鍵優(yōu)勢(shì)

    Samtec虎家大咖說 | 淺談信號(hào)完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說節(jié)目中,Samtec信號(hào)完整性(SI)和電源完整性(PI)專家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問
    發(fā)表于 05-14 14:52 ?1028次閱讀
    Samtec虎家大咖說 | 淺談信號(hào)<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說一下,信號(hào)完整性為什么寫電源完整性?SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計(jì)原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(jì)(文檔) v 疊層設(shè)計(jì) v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一
    發(fā)表于 05-08 16:30

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)問題變得越來越重要。信號(hào)完整性是高速互連系統(tǒng)設(shè)計(jì)的基石
    的頭像 發(fā)表于 04-24 16:42 ?3091次閱讀
    信號(hào)<b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源完整性測(cè)試

    電源完整性(Power Integrity, PI)測(cè)試在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中至關(guān)重要。隨著電子設(shè)備對(duì)電源質(zhì)量的要求越來越高,電源噪聲和瞬態(tài)變化對(duì)系統(tǒng)性能的影響愈發(fā)顯著。本文將詳細(xì)介紹如
    的頭像 發(fā)表于 04-23 16:51 ?531次閱讀
    使用羅德與施瓦茨RTE1104示波器進(jìn)行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號(hào)完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號(hào)的翻轉(zhuǎn)時(shí)間和系統(tǒng)的時(shí)鐘周期可以相比時(shí),具有分布參數(shù)的信號(hào)傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測(cè)試

    在電子電路設(shè)計(jì)日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評(píng)估指標(biāo)。電源完整性測(cè)試旨
    的頭像 發(fā)表于 04-15 14:45 ?523次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源
    發(fā)表于 03-10 17:15

    PCB信號(hào)完整性探討-PPT

    信號(hào)完整性(Signal lntegrity,SI)包含由于信號(hào)傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號(hào)質(zhì)量及延時(shí)等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?873次閱讀
    PCB信號(hào)<b class='flag-5'>完整性</b>探討-PPT

    是德示波器在電源完整性分析中的應(yīng)用

    電源完整性(Power Integrity,PI)對(duì)于現(xiàn)代電子系統(tǒng)至關(guān)重要。隨著電子設(shè)備朝著高性能、小型化和低功耗方向發(fā)展,電源系統(tǒng)面臨著越來越大的挑戰(zhàn)。電源噪聲、電壓波動(dòng)、瞬態(tài)干擾等
    的頭像 發(fā)表于 01-07 11:05 ?631次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析中的應(yīng)用

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?947次閱讀
    聽懂什么是信號(hào)<b class='flag-5'>完整性</b>

    電源完整性的設(shè)計(jì)說明

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對(duì)電源的影響。
    的頭像 發(fā)表于 11-19 09:17 ?1184次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的設(shè)計(jì)說明