亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe Gen 4/5協(xié)議故障注入

工程師 ? 來源:SSDFans ? 作者:SSDFans ? 2020-10-16 11:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著PCIe Gen 4和Gen 5的項目開發(fā)越來越多,很多公司希望在PCIe鏈路層注入故障來模擬針對主板/背板一側(cè),或者外設(shè)一側(cè)(如插卡,NVMe SSD等)的各種異常,業(yè)內(nèi)主流的CPU廠商例如IntelAMD, 以及PCIe Switch廠商Broadcom, Microchip目前都在使用英國Quarch的PCIe Gen 5 x16的測試卡實現(xiàn)針對Gen 5的測試。

Quarch公司提供針對PCIe Gen 4和Gen 5各種接口的測試插卡和模塊,包括U.2, U.3, M.2, AIC (x8和x16),EDSFF L1.S (x4) / L1.L (x8),以及各類PCIe Cable的測試模塊等,滿足用戶測試的各種需求。當(dāng)然,除了針對NVMe SSD的各種模塊之外,傳統(tǒng)的針對24G/12G/6G SAS和6G SATA也提供相應(yīng)的測試模塊。

下面的功能概覽適用于上述所有各種PCIe接口,工程師可以根據(jù)需要通過GUI或者Phyton API腳本對于主板/背板端,或者外設(shè)(插卡,NVMe SSD)端進(jìn)行測試。

模擬在任意針腳上注入信號毛刺,進(jìn)行物理層/協(xié)議層故障注入

可以設(shè)置信號毛刺的多少,注入一次毛刺,還是持續(xù)加毛刺,間隔時間多長等

信號毛刺的高低,疏密,持續(xù)的時間長短

通過調(diào)整信號毛刺參數(shù)實現(xiàn)針對PCIe協(xié)議的故障注入,如bit error,CRC error等。

模擬盤的熱插拔

模擬盤熱插拔過程中導(dǎo)致的pin bounce時斷時通等接觸不好的情況

模擬某些針腳斷掉

模擬某些針腳長通

模擬某個Lane中的某些差分信號有毛刺,或者某個Lane不通

模擬非??焖俚牟灏危ㄍ?斷)測試

電壓拉偏和功耗測試是測試SSD的基本測試項,包括PCIe/NVMe SSD和傳統(tǒng)的SAS/SATA HDD/SSD。其中,電壓拉偏測試主要是保證SSD在接入不同廠商設(shè)計的主板/背板時候如果其輸出電源和標(biāo)準(zhǔn)有偏離,那么SSD是否還可以正常穩(wěn)定的工作,該測試電壓拉偏的設(shè)置最低允許工程師以1us作為粒度調(diào)整電壓。功耗測試是找出SSD在不同的業(yè)務(wù)負(fù)載等情況下的電壓/電流/功耗的情況,Quarch可編程電源支持最大250K采樣率,可以實現(xiàn)非常精細(xì)的電壓/電流/功耗計量,在最小采樣率7Hz設(shè)置的時候其內(nèi)部記錄buffer可以實現(xiàn)24小時以上的持續(xù)記錄,記錄的數(shù)據(jù)可以通過GUI界面分析,其Test Monkey圖形化軟件允許用戶放大/縮小插卡分析局部細(xì)節(jié),同時也自動自動計算出電壓/電流/功耗的最大/最小/平均值,另外軟件也允許用戶將記錄的數(shù)據(jù)導(dǎo)出成.csv作離線進(jìn)一步分析。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PC
    PC
    +關(guān)注

    關(guān)注

    9

    文章

    2162

    瀏覽量

    158295
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5746

    瀏覽量

    120442
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    3047

    瀏覽量

    121546
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCIe Gen5/Gen6 信號傳輸可以用極細(xì)同軸線束嗎?

    極細(xì)同軸線束不僅能在結(jié)構(gòu)空間上提供靈活性,還能在信號層面保持可控的損耗和低串?dāng)_,滿足高速互聯(lián)需求。極細(xì)同軸線束可在特定條件下用于 PCIe Gen5/Gen6 信號傳輸,但必須建立在高質(zhì)量線束、嚴(yán)格的阻抗控制、專業(yè)的連接器選型與
    的頭像 發(fā)表于 10-27 18:27 ?530次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen5</b>/<b class='flag-5'>Gen</b>6 信號傳輸可以用極細(xì)同軸線束嗎?

    Microchip Switchtec? PFX Gen 5 PCIe交換機技術(shù)解析與應(yīng)用指南

    Microchip Technology Switchtec? PFX Gen 5扇出PCIe ^?^ 交換機支持多達(dá)100個通道、52個端口、26個虛擬交換機分區(qū)和48個非透明橋接器 (NTB
    的頭像 發(fā)表于 10-06 16:31 ?955次閱讀
    Microchip Switchtec? PFX <b class='flag-5'>Gen</b> <b class='flag-5'>5</b> <b class='flag-5'>PCIe</b>交換機技術(shù)解析與應(yīng)用指南

    ZL40294B:面向PCIe Gen6的超低附加抖動時鐘扇出緩沖器

    Microchip Technology ZL40294B 1至20個扇出緩沖器是超低附加抖動、低功耗緩沖器,完全符合Intel DB2000QL標(biāo)準(zhǔn)。ZL40294B的工作電壓為3.3V ±5%,支持PCIe Gen 5.0和
    的頭像 發(fā)表于 09-28 14:29 ?364次閱讀
    ZL40294B:面向<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>6的超低附加抖動時鐘扇出緩沖器

    Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時鐘緩沖器數(shù)據(jù)手冊

    Texas Instruments用于PCIe^?^ Gen 1至Gen 5的CDCDB803 8輸出時鐘緩沖器是符合DB800ZL標(biāo)準(zhǔn)的時鐘緩沖器,用來為
    的頭像 發(fā)表于 09-26 15:14 ?384次閱讀
    Texas Instruments CDCDB803用于<b class='flag-5'>PCIe</b>?第1代至第<b class='flag-5'>5</b>代的8輸出時鐘緩沖器數(shù)據(jù)手冊

    LMKDB1108 用于 PCIe Gen 1 至 Gen 7 的 8 輸出 LP-HCSL 時鐘緩沖器技術(shù)手冊

    LMKDB 器件是一系列極低抖動的 LP-HCSL 緩沖器,支持 PCIe Gen 1 至 Gen 7,并且符合 DB2000QL 標(biāo)準(zhǔn)。這些器件提供靈活的上電順序、故障安全輸入、
    的頭像 發(fā)表于 09-10 15:02 ?505次閱讀
    LMKDB1108 用于 <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b> 1 至 <b class='flag-5'>Gen</b> 7 的 8 輸出 LP-HCSL 時鐘緩沖器技術(shù)手冊

    LMKDB1104 用于 PCIe Gen 1 至 Gen 7 的 4 輸出 LP-HCSL 時鐘緩沖器技術(shù)手冊

    LMKDB 器件是一系列極低抖動的 LP-HCSL 緩沖器,支持 PCIe Gen 1 至 Gen 7,并且符合 DB2000QL 標(biāo)準(zhǔn)。這些器件提供靈活的上電順序、故障安全輸入、
    的頭像 發(fā)表于 09-10 14:41 ?519次閱讀
    LMKDB1104 用于 <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b> 1 至 <b class='flag-5'>Gen</b> 7 的 <b class='flag-5'>4</b> 輸出 LP-HCSL 時鐘緩沖器技術(shù)手冊

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    調(diào)度不合理、硬件限制),指導(dǎo)優(yōu)化拓?fù)浣Y(jié)構(gòu)或升級硬件(如從Gen4升級至Gen5)。 流量調(diào)度與QoS優(yōu)化 場景:多租戶數(shù)據(jù)中心中,不同業(yè)務(wù)(如HPC、AI、存儲)共享PCIe資源,需避免低優(yōu)先級流量
    發(fā)表于 07-29 15:02

    PCIe協(xié)議分析儀能測試哪些設(shè)備?

    PCIe協(xié)議分析儀能測試多種依賴PCIe總線進(jìn)行高速數(shù)據(jù)傳輸?shù)脑O(shè)備,其測試范圍覆蓋計算、存儲、網(wǎng)絡(luò)及異構(gòu)計算等多個領(lǐng)域,具體設(shè)備類型及測試場景如下:一、核心計算設(shè)備 GPU(圖形處理器) 測試
    發(fā)表于 07-25 14:09

    將HFREFR和LFREFR寄存器值設(shè)置為錯誤的值來將故障注入CMU,但CMU_ISR值始終為零,為什么?

    我試圖通過將 HFREFR 和 LFREFR 寄存器值設(shè)置為錯誤的值來將故障注入 CMU,但 CMU_ISR值始終為零。
    發(fā)表于 03-28 07:41

    VIAVI Xgig4K-PCIe-X4-FL飛行引導(dǎo)插入器適用于PCIE4.0在被測設(shè)備和VIAVI協(xié)議分析儀機箱箱之間提供數(shù)據(jù)信號連接

    VIAVI 16GTps PCIe 4.0 多模塊分析器(PCIE4-X4-FL)適用于PCI Express 4.0在被測設(shè)備和VIAVI協(xié)議分析儀機箱之間提供數(shù)據(jù)信號連接
    的頭像 發(fā)表于 03-19 16:22 ?655次閱讀
    VIAVI Xgig<b class='flag-5'>4K-PCIe-X4</b>-FL飛行引導(dǎo)插入器適用于<b class='flag-5'>PCIE</b>4.0在被測設(shè)備和VIAVI<b class='flag-5'>協(xié)議</b>分析儀機箱箱之間提供數(shù)據(jù)信號連接

    功能安全實車測試新突破:故障注入技術(shù)的創(chuàng)新實踐

    隨著智能網(wǎng)聯(lián)汽車技術(shù)的飛速發(fā)展,駕乘體驗和出行效率得到了大幅提升,人們對其安全性的關(guān)注也越來越高。為確保行車安全,ISO26262等功能安全標(biāo)準(zhǔn)對汽車電子電氣系統(tǒng)提出了嚴(yán)格的要求,其中故障注入測試
    的頭像 發(fā)表于 02-26 10:01 ?1546次閱讀
    功能安全實車測試新突破:<b class='flag-5'>故障注入</b>技術(shù)的創(chuàng)新實踐

    存儲需要Passion!德明利PCIe Gen5 SSD加速AI應(yīng)用落地

    存儲需要Passion!德明利PCIe Gen5 SSD加速AI應(yīng)用落地
    的頭像 發(fā)表于 01-21 16:33 ?1414次閱讀
    存儲需要Passion!德明利<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen5</b> SSD加速AI應(yīng)用落地

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實現(xiàn)高效的數(shù)據(jù)傳輸。以下是對PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe
    的頭像 發(fā)表于 11-26 16:12 ?5037次閱讀

    CDCDB800/803超低附加抖動、8路輸出PCIe Gen1至Gen5時鐘緩沖器

    電子發(fā)燒友網(wǎng)站提供《CDCDB800/803超低附加抖動、8路輸出PCIe Gen1至Gen5時鐘緩沖器.pdf》資料免費下載
    發(fā)表于 11-26 14:36 ?0次下載
    CDCDB800/803超低附加抖動、8路輸出<b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>1至<b class='flag-5'>Gen5</b>時鐘緩沖器

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?4289次閱讀
    Xilinx 7系列FPGA <b class='flag-5'>PCIe</b> <b class='flag-5'>Gen</b>3的應(yīng)用接口及特性