亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻PCB設(shè)計中的干擾分析與對策。

PCB打樣 ? 2020-09-28 20:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著PCB板設(shè)計的發(fā)展,以及頻率的快速增加,除了低頻PCB板的設(shè)計之外,許多干擾之間的不一致,頻率的增加,PCB板的小型化和成本降低變得更加明顯。

這些干擾變得越來越復(fù)雜。當(dāng)前的研究得出結(jié)論,干擾主要有四種類型:電壓噪聲,傳輸線干擾,耦合和電磁干擾。在本文中,我們分析了高頻電路板的各種干擾問題,并結(jié)合實踐提出了有效的解決方案。

電源噪聲的高頻電路中,電源噪聲對于高頻信號特別重要。因此,首先要求電源具有低噪聲。在這里,清潔地面和清潔電力同樣重要,為什么?顯然,電源具有一定的阻抗,并且阻抗分布在整個電源上,因此噪聲也疊加在電源上。

然后,我們應(yīng)盡可能降低電源的阻抗,因此最好擁有專有的電源層和接地層。在高頻電路設(shè)計中,電源是分層設(shè)計的,在大多數(shù)情況下,這比總線形式要好得多,因此環(huán)路始終可以以最小的阻抗跟隨路徑。

此外,電源板必須為PCB上所有生成和接收的信號提供一個信號環(huán)路,從而最大程度地減少了信號環(huán)路并降低了噪聲,而這通常是低頻電路設(shè)計人員所忽略的。

電源特性

PCB設(shè)計中有幾種消除電源噪聲的方法。

注意板上的通孔:該通孔必須蝕刻電源層上的開口,以留出空間供通孔通過。如果電源層太大,將影響信號環(huán)路,信號將被迫旁路,環(huán)路面積將增加,噪聲也會增加。同時,如果一些信號線集中在開口附近,共享該環(huán)路,則公共阻抗將引起串?dāng)_。

電纜需要足夠的接地:每個信號都需要其自己專有的信號環(huán)路,并且信號和環(huán)路的環(huán)路面積應(yīng)盡可能小,即信號與環(huán)路平行。

模擬數(shù)字電源應(yīng)分開放置:高頻設(shè)備通常對數(shù)字噪聲非常敏感,因此應(yīng)將兩者分開并在電源入口處連接在一起。如果信號同時經(jīng)過模擬和數(shù)字交叉,則可能在信號交叉處。放置一個環(huán)以減小環(huán)面積。

將電源線放在信號線的側(cè)面

傳輸線在PCB中只有兩種傳輸線:帶狀線和微波線。傳輸線的最大問題是反射。反射會引起很多問題。例如,負(fù)載信號將是原始信號和回聲信號的疊加,并且信號分析將增加。困難; 反射會引起回波損耗(回波損耗),其對信號的影響與加性噪聲干擾的影響一樣嚴(yán)重:

反射回信號源的信號會增加系統(tǒng)噪聲,從而使接收機更難以噪聲,并且信號被分離;任何反射信號都會從根本上降低信號質(zhì)量,從而改變輸入信號的形狀。原則上,解決方案主要是阻抗匹配(例如,互連阻抗應(yīng)與系統(tǒng)的阻抗匹配),但是有時阻抗的計算很麻煩。

消除傳輸線干擾的方法:不要使用樁線。因為任何樁線都是噪聲源。如果樁線較短,則可以在傳輸線的末端終止。如果樁線較長,則以主傳輸線為源,會引起較大的反射,這使問題變得復(fù)雜,不建議使用。

耦合:

通用阻抗耦合:這是一個通用耦合通道。也就是說,干擾源和故障設(shè)備通常共享特定的導(dǎo)體(環(huán)路電壓,總線,公共接地等)。場共模耦合在由噪聲電路和共參考平面形成的環(huán)路中產(chǎn)生共模電壓。

如果磁場為主導(dǎo),則在串聯(lián)回路中產(chǎn)生的共模電壓值為Vcm =-(ΔB/Δt*面積(其中ΔB=磁感應(yīng)變化量)。如果是電磁場,則是已知的。它的電場值,它的感應(yīng)電壓:Vcm =L * h * F * E/ 48,該公式適用于Lm= 150MHz或更低,超出此限制,可以計算出最大感應(yīng)電壓簡化為:Vcm = 2 * h * E。

差模場耦合:意味著直接輻射被電路板及其電路上的線對或引線接收。如果盡可能靠近兩條電線。這種耦合大大減少了,因此兩條線可以絞在一起以減少干擾。

線對線耦合允許任何線等于并聯(lián)電路之間的不希望耦合,這會嚴(yán)重?fù)p害系統(tǒng)性能。它的類型可以分為電容性串?dāng)_和電感性串?dāng)_。

前者是因為線路之間的寄生電容會導(dǎo)致噪聲源上的噪聲通過注入電流耦合到噪聲接收線路。后者可以被認(rèn)為是不需要的寄生變壓器的初級和次級之間的信號耦合。

感應(yīng)串?dāng)_的大小取決于兩個環(huán)路的接近程度和環(huán)路面積的大小,以及受影響負(fù)載的阻抗。

電源線耦合:當(dāng)交流或直流電源線受到電磁干擾時,電源線會將這些干擾傳輸?shù)狡渌O(shè)備。有幾種消除PCB設(shè)計中串?dāng)_的方法:兩種串?dāng)_的大小都隨負(fù)載阻抗的增加而增加,因此對由串?dāng)_引起的干擾敏感的信號線應(yīng)正確傳輸。

盡可能增加信號線之間的距離可以有效減少電容串?dāng)_。執(zhí)行接地層管理,并在布線之間進行間距(例如,將活動信號線和接地線隔離開,尤其是在狀態(tài)跳變且接地距離進一步增大的信號線之間),并且將引線電感設(shè)為減少。

在相鄰信號線之間插入接地線還可以有效地減少電容性串?dāng)_,電容性串?dāng)_需要每1/4個波長進入接地平面。

對于感應(yīng)串?dāng)_,應(yīng)將環(huán)路面積最小化,并盡可能消除環(huán)路面積。避免信號共享回路。專注于信號完整性:設(shè)計人員需要在焊接過程中實現(xiàn)端接,以解決信號完整性問題。

使用這種方法的設(shè)計人員可以專注于屏蔽銅箔的微帶長度,以實現(xiàn)良好的信號完整性。對于在通信結(jié)構(gòu)中使用密集連接器的系統(tǒng),設(shè)計人員可以使用單個PCB端接。

電磁干擾隨著速度的提高,EMI將變得越來越嚴(yán)重,并在許多方面表現(xiàn)出來(例如互連處的電磁干擾)。高速設(shè)備對此特別敏感,因此它將接收高速錯誤信號。低速設(shè)備會忽略此類錯誤信號。

有幾種消除PCB設(shè)計中電磁干擾的方法:

減少環(huán)路:每個環(huán)路等效于一個天線,因此我們需要最小化環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號在任意兩點只有一條環(huán)路,避免人為環(huán)路,并盡可能使用電源平面。

濾波:可以在電源線和信號線上使用濾波以降低EMI。有三種方法:去耦電容器,EMI濾波器和磁性元件。EMI濾波器如圖所示。

由于問題的長度以及有關(guān)屏蔽問題的許多文章,我們將不具體描述盡可能減少高頻設(shè)備的速度。增加PCB板的介電常數(shù)可以防止靠近板的傳輸線的高頻部分向外輻射。

增加PCB板的厚度并最小化微帶線的厚度可以防止電磁線的溢出并還可以防止輻射。

在討論中,我們可以總結(jié)出,在高頻PCB設(shè)計中,我們應(yīng)遵循以下原則:電源和地的統(tǒng)一,穩(wěn)定。仔細(xì)的布線和適當(dāng)?shù)亩私涌上瓷洹W屑?xì)考慮布線和適當(dāng)?shù)亩私涌蓽p少電容性和電感性串?dāng)_。為了滿足EMC要求,需要抑制噪聲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4884

    瀏覽量

    93685
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    437

    瀏覽量

    21039
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    23193
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    6099
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    高頻 PCB 的設(shè)計與應(yīng)用,信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達(dá)系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB 中信號的穩(wěn)定傳
    的頭像 發(fā)表于 08-29 09:22 ?369次閱讀
    揭秘<b class='flag-5'>高頻</b><b class='flag-5'>PCB設(shè)計</b>:體積表面電阻率測試儀如何確保信號完整性

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設(shè)備,電磁干擾(EMI)是一個長期存在的挑戰(zhàn)。高頻噪聲可能來源于電源波動、外部電磁場,或是電路內(nèi)部元件的相互作用。這些干擾信號會通過電源線或空間輻射傳播,影響信號完整性,甚至導(dǎo)
    的頭像 發(fā)表于 07-09 18:03 ?457次閱讀

    Simcenter FLOEFD EDA Bridge模塊:使用導(dǎo)入的詳細(xì)PCB設(shè)計和IC熱特性來簡化熱分析

    優(yōu)勢使用導(dǎo)入的詳細(xì)PCB設(shè)計和集成電路熱特性進行分析,省時省力將詳細(xì)的PCB數(shù)據(jù)快速導(dǎo)入SimcenterFLOEFD通過更詳細(xì)的電子設(shè)備熱建模提高分析精度摘要SimcenterFLO
    的頭像 發(fā)表于 06-10 17:36 ?1183次閱讀
    Simcenter FLOEFD EDA Bridge模塊:使用導(dǎo)入的詳細(xì)<b class='flag-5'>PCB設(shè)計</b>和IC熱特性來簡化熱<b class='flag-5'>分析</b>

    高頻PCB制造的關(guān)鍵技術(shù)難題及應(yīng)對策

    高頻PCB的設(shè)計和制造不僅要求精確的技術(shù),更需要創(chuàng)新的材料和工藝支持。捷多邦將從材料、制造和應(yīng)用三個方面,探討當(dāng)前高頻PCB產(chǎn)業(yè)鏈的現(xiàn)狀,并提供一些設(shè)計經(jīng)驗和技術(shù)難題解析。 1.
    的頭像 發(fā)表于 05-26 14:24 ?339次閱讀

    趨勢觀察 高頻通信時代,Dk值為何成了PCB設(shè)計“生命線”?

    在高速、高頻電路日益普及的今天,介電常數(shù)(Dk)正在成為PCB設(shè)計繞不開的重要參數(shù)之一。尤其是在5G通信、雷達(dá)、衛(wèi)星導(dǎo)航等領(lǐng)域,高頻信號對板材性能的要求遠(yuǎn)高于傳統(tǒng)
    的頭像 發(fā)表于 05-16 18:06 ?918次閱讀

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?785次閱讀

    高頻PCB設(shè)計中出現(xiàn)的干擾分析對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析
    發(fā)表于 04-29 17:39

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?666次閱讀

    用EMC思想來設(shè)計DC/DC電源的PCB

    從DC/DC這個干擾源的抑制來優(yōu)化EMC設(shè)計。 在DC/DC電源,Buck是最常見的電路拓?fù)洌覀円訠uck為例分析噪聲源。Buck電路的主要噪聲源是高頻電流環(huán)路(Hot loop)
    發(fā)表于 04-15 13:40

    變頻器干擾分析和處理對策

    變頻器干擾是指在變頻器運行過程,由于其內(nèi)部高頻開關(guān)動作等因素,可能對周邊電子設(shè)備產(chǎn)生的電磁干擾。以下是對變頻器干擾源的
    的頭像 發(fā)表于 04-02 18:30 ?919次閱讀
    變頻器<b class='flag-5'>干擾</b>源<b class='flag-5'>分析</b>和處理<b class='flag-5'>對策</b>

    PCB】四層電路板的PCB設(shè)計

    端放置,這樣做町以減小由數(shù)字 開關(guān)引起的di/dt出效應(yīng)。 3 PCB電路及電路抗干擾措施 抗干擾設(shè)計與具體電路有著密切的關(guān)系,也是一個很復(fù)雜的技術(shù)問題。這里結(jié)合在PCB設(shè)計過程
    發(fā)表于 03-12 13:31

    鋪銅在PCB設(shè)計的關(guān)鍵作用:從地線阻抗到散熱性能

    一站式PCBA智造廠家今天為大家講講鋪銅在pcb設(shè)計的作用有哪些?鋪銅在PCB設(shè)計的作用及其注意事項。在完成PCB設(shè)計的所有內(nèi)容之后,通
    的頭像 發(fā)表于 01-15 09:23 ?1280次閱讀
    鋪銅在<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的關(guān)鍵作用:從地線阻抗到散熱性能

    深度解析:PCB高速信號傳輸的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計什么是高速信號?PCB設(shè)計為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造
    的頭像 發(fā)表于 12-30 09:41 ?1027次閱讀

    PCB設(shè)計的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    GND布局對PCB設(shè)計的影響 GND在數(shù)字電路的作用

    GND(地線或0線)布局對PCB(印刷電路板)設(shè)計具有重要影響,同時在數(shù)字電路扮演著至關(guān)重要的角色。以下是對這兩個方面的分析: GND布局對PCB設(shè)計的影響 減少
    的頭像 發(fā)表于 11-29 15:22 ?3248次閱讀