上篇介紹了如何利用verilog實現(xiàn)4線SPI配置時序,本篇將以AD9249介紹其3線SPI配置的verilog實現(xiàn)。
3線SPI的時鐘產(chǎn)生方式和上一篇的4線SPI相同,這里不在敘述。兩者的不同點在于:三線SPI模式需要FPGA管腳三態(tài)控制SDIO的輸入/輸出狀態(tài)。下圖所示的代碼即為三態(tài)控制邏輯。SDI、SDO成為了內部邏輯信號,和上篇的4線SPI配置相同操作即可,而SDIO為三態(tài)管腳,需定義為inout類型。

Tri_en信號即為三態(tài)控制信號,在寫操作中,該信號必須置高;然而在讀操作中,該信號在寫地址的前半段需置高,當完成寫地址操作后,ADC的SDIO接口由輸入變輸出,此時FPGA控制Tri_en信號拉低,將FPGA端的SDIO管腳由輸出變?yōu)檩斎耄瑥亩=邮誂DC的SDIO口輸出的寄存器數(shù)值。
Tri_en到底應該在哪個具體時刻拉低,以便完成FPGA的SDIO三態(tài)轉換呢?答案其實在第三篇已經(jīng)說的很清楚了~~~~
另外,3線SPI讀/寫操作有專門的讀寫標志位,大家務必要留心~~
3線SPI的FPGA實現(xiàn)就介紹到這里了,其實和4線基本一樣,只不過多了個三態(tài)轉換而已,大家把上篇的4線SPI的實現(xiàn)過程想清楚了,再加上一個三態(tài)轉換控制,3線SPI也就拿下了!
-
FPGA
+關注
關注
1652文章
22227瀏覽量
628403 -
Verilog
+關注
關注
30文章
1369瀏覽量
113878 -
SPI
+關注
關注
17文章
1845瀏覽量
99208
原文標題:FPGA通過SPI對ADC配置簡介(五)--Verilog實現(xiàn)3線SPI配置
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
蜂鳥E203在黑金XC7A200T型FPGA上點亮LED并實現(xiàn)流水燈
Hbirdv2在vivado2018.3上的仿真工作
關于系統(tǒng)鏈接腳本的介紹
HbirdV2-SoC自帶pwm配置介紹
如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試
MAX9249多媒體串行鏈路串行器,帶有LVDS系統(tǒng)接口技術手冊
(精選筆記)ESP32 C3添加SPI以太網(wǎng)口芯片DM9051ANX通訊開發(fā)指導以及ESP IDF V5.4介紹 [手把手教程,圖多消化好]
Verilog 與 ASIC 設計的關系 Verilog 代碼優(yōu)化技巧
Verilog與VHDL的比較 Verilog HDL編程技巧
能否在純fpga上通過verilog實現(xiàn)SPI控制器去配置adc12dj3200?
spi master接口的fpga實現(xiàn)

以AD9249介紹其3線SPI配置的verilog實現(xiàn)
評論