亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADC的4線SPI配置時(shí)序介紹與分析

FPGA之家 ? 來源:FPGA之家 ? 2020-09-07 17:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇將以德州儀器(TI)的高速ADC芯片—ads52j90為例,進(jìn)行ADC的4線SPI配置時(shí)序介紹與分析。

從ads52j90的數(shù)據(jù)手冊(cè)我們不難發(fā)現(xiàn),其SPI控制模塊主要包含4根信號(hào)線SEN,SCLK,SDIN以及SDOUT。TI公司對(duì)其產(chǎn)品SPI配置信號(hào)的命名方式與通用的SPI信號(hào)命名方式不一樣,但實(shí)際上SENSDINSDOUT分別對(duì)應(yīng)CSBSDISDO。

SEN:SPI讀寫的使能信號(hào);

SDIN:FPGA寫入ADC的配置數(shù)據(jù)(寄存器地址和對(duì)應(yīng)地址的值);

SDOUT:ADC對(duì)應(yīng)地址輸出的配置寄存器數(shù)據(jù);

SCLK:FPGA提供給ADC的SPI接口時(shí)鐘

首先介紹該ADC的SPI的寫時(shí)序,datasheet給出的時(shí)序圖如圖1所示:我們首先大致看一下寫時(shí)序圖,能夠了解到對(duì)于SDIN來說,需要先寫入A7~A0的8bit的地址,接下來寫入該地址下的16bit的寄存器數(shù)值D15~D0,也就是說每進(jìn)行一次寫操作需要不間斷的寫入24bit的數(shù)據(jù)。對(duì)于SEN來說,在進(jìn)行寫操作時(shí),其一直保持低電平,寫之前和寫完后都保持高電平。對(duì)于SCLK來說,其上升沿每次采集每1bit SDIN數(shù)據(jù)的中心位置,共需要采集24次,才能完成這24bit SDIN數(shù)據(jù)的寫入。

圖1:SPI寫時(shí)序圖

上面三點(diǎn)就是我們初步看這個(gè)時(shí)序圖所得到的結(jié)論。對(duì)于該ADC,按照這種方式進(jìn)行寫操作就不會(huì)有問題。實(shí)際上所有ADC的SPI寫操作都有類似于上面介紹的共同準(zhǔn)則,這里歸納如下:

1,無論SPI進(jìn)行讀還是寫操作,SEN必須拉低,否則SPI不工作(既不讀也不寫),讀、寫完成之后SEN必須拉高;

2,SDIN的數(shù)據(jù)每次在SCLK的上升沿寫入SPI;

3,SDIN的數(shù)據(jù)組成一定是先寫入配置寄存器地址,再連續(xù)寫入配置寄存器數(shù)值;

圖2:SPI時(shí)序要求

另外,我們看到時(shí)序圖上有許多時(shí)間參數(shù),我們?cè)趯懘a時(shí)不僅要遵守以上的共同準(zhǔn)則,還要滿足這些參數(shù)的時(shí)序關(guān)系,并保留一定的時(shí)間量。datasheet都提供了這些參數(shù)的大小,如圖2所示。比如tSCLK的最小值是50ns,意味著SPI的時(shí)鐘最高20MHz。tSEN_SU的最小值為8ns,就表示SEN下降沿至少提前第一個(gè)SCLK的上升沿時(shí)間8ns。tDSU則表示SDIN的數(shù)據(jù)必須至少提前SCLK的上升沿5ns準(zhǔn)備好,等等。只要遵守了相關(guān)的SPI準(zhǔn)則以及datasheet里的SPI時(shí)序參數(shù),SPI的寫操作就不會(huì)有問題了。

現(xiàn)在我們介紹該ADC的SPI讀時(shí)序,如圖3所示。讀操作的主要目的是監(jiān)測(cè)ADC內(nèi)部寄存器狀態(tài),從而判斷ADC的配置狀態(tài)是否符合用戶的需求。從圖上我們可以看到,SPI的讀操作可以分解為兩個(gè)部分:第一個(gè)部分是先寫入A7~A0 8bit的寄存器地址到SDIN,然后SDOUT輸出對(duì)應(yīng)地址的16bit的寄存器數(shù)值。

這里重點(diǎn)強(qiáng)調(diào)一下:理論上來說,在上升沿鎖存寫入的地址最后1bit后,在接下來的每次SCLK下降沿,SDOUT輸出1bit寄存器值,直到16bit寄存器數(shù)值完全輸出。但實(shí)際上每次SCLK下降沿輸出的數(shù)據(jù)只有經(jīng)過tOUT_DV(12ns ~28ns)后才穩(wěn)定,后端FPGA才能正確接收。從圖上我們不難發(fā)現(xiàn),F(xiàn)PGA在SCLK的上升沿附近獲取SDOUT的數(shù)據(jù)是非常合適的,在這個(gè)位置獲取的數(shù)據(jù)最穩(wěn)定。

圖3:SPI讀時(shí)序圖

4線SPI的讀寫時(shí)序分析就到這里了,再次強(qiáng)調(diào)幾個(gè)關(guān)鍵點(diǎn):

關(guān)鍵點(diǎn)1:SEN在讀寫操作時(shí),必須拉低。讀寫完成之后,必須拉高。

關(guān)鍵點(diǎn)2:SDIN的數(shù)據(jù)每次必須在SCLK的上升沿寫入SPI。對(duì)應(yīng)的數(shù)據(jù)格式一定是寄存器地址+要寫入的寄存器數(shù)值。

關(guān)鍵點(diǎn)3:SOUT的數(shù)據(jù)總是在SCLK的下降沿輸出,因此選擇FPGA在SCLK的上升沿獲取SDOUT數(shù)據(jù)最穩(wěn)定。

關(guān)鍵點(diǎn)4:一定要滿足datasheet給出的SPI的時(shí)序參數(shù),并在代碼實(shí)現(xiàn)時(shí)要留有適當(dāng)?shù)臅r(shí)序裕量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53329

    瀏覽量

    456200
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6970

    瀏覽量

    552987
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1846

    瀏覽量

    99257

原文標(biāo)題:FPGA通過SPI對(duì)ADC配置簡(jiǎn)介(二)--4線SPI配置時(shí)序分析

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    GPIOB模擬spi的方法及l(fā)cd屏幕的接入

    越高,數(shù)據(jù)傳輸速率越快。由于spi接口較為簡(jiǎn)單,同時(shí)《RISC-V架構(gòu)與嵌入式開發(fā)快速入門》書中也詳細(xì)介紹過,在此原理部分介紹從略。 二、spi接口及l(fā)cd主要代碼實(shí)現(xiàn) lcd所需
    發(fā)表于 10-30 07:59

    vivado時(shí)序分析相關(guān)經(jīng)驗(yàn)

    vivado綜合后時(shí)序為例主要是有兩種原因?qū)е拢?1,太多的邏輯級(jí) 2,太高的扇出 分析時(shí)序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢(shì)和局限性。 ? 靜態(tài)
    的頭像 發(fā)表于 02-19 09:46 ?1133次閱讀

    ads1148 SPI寫寄存器錯(cuò)誤的原因?

    在ADS1148的調(diào)試過程過,上電讀取所有配置寄存器時(shí),讀取的數(shù)值等于默認(rèn)值,從示波器分析片選、時(shí)鐘、數(shù)據(jù)入、數(shù)據(jù)出信號(hào)均符合時(shí)序要求,SPI讀正確。然后測(cè)試
    發(fā)表于 02-12 08:41

    ADS1118 spi通信時(shí)序的問題誰來解答一下

    我用ADS1118做4路單端模擬信號(hào)的采集,按照DATASHEET 上的SPI時(shí)序從SDI引腳輸入4BYTE的數(shù)據(jù)(配置字發(fā)送2次),SD
    發(fā)表于 01-20 08:40

    AN-878: 高速ADC SPI控制軟件[中文版]

    電子發(fā)燒友網(wǎng)站提供《AN-878: 高速ADC SPI控制軟件[中文版].pdf》資料免費(fèi)下載
    發(fā)表于 01-13 14:23 ?0次下載
    AN-878: 高速<b class='flag-5'>ADC</b> <b class='flag-5'>SPI</b>控制軟件[中文版]

    DAC7568按數(shù)據(jù)手冊(cè)上要求的SPI時(shí)序不能配置,內(nèi)部參考是否也沒有輸出,為什么?

    按數(shù)據(jù)手冊(cè)上要求的SPI時(shí)序不能配置,內(nèi)部參考是否也沒有輸出,手冊(cè)上面介紹的操作有沒有順序要求,沒有給出來。試了上面所有寫操作也沒有輸出輸入您的問題
    發(fā)表于 12-31 06:21

    KeyStone架構(gòu)串行外設(shè)接口(SPI)手冊(cè)

    )、MOSI(主設(shè)備輸出從設(shè)備輸入)、MISO(主設(shè)備輸入從設(shè)備輸出線)和CS/SS(片選線)。SPI協(xié)議支持主從模式,其中主設(shè)備生成時(shí)鐘信號(hào)并控制數(shù)據(jù)傳輸?shù)?b class='flag-5'>時(shí)序,而從設(shè)備響應(yīng)主設(shè)備的請(qǐng)求。這種協(xié)議廣泛應(yīng)用于嵌入式系統(tǒng)中,因?yàn)?/div>
    發(fā)表于 12-16 10:33 ?0次下載

    AMC1304M25通信接口是SCLK和DOUT兩根信號(hào),將這兩根連接至MCU的SPI_CLK和SPI_DOUT引腳上,是否可以獲取ADC轉(zhuǎn)換值嗎?

    信號(hào),通過datasheet不是太了解其使用方法。如果將這兩根連接至MCU的SPI_CLK和SPI_DOUT引腳上,是否可以獲取ADC轉(zhuǎn)
    發(fā)表于 12-13 13:39

    ADS54J20配置寄存器spi回讀無信號(hào)是什么原因引起的?

    通過FPGA配置ADS54J20的寄存器,SPI時(shí)序正常,sck頻率1MHz,配置analogBank的寄存器回讀正常,配置JESD BA
    發(fā)表于 12-06 07:18

    ADS8568使用SPI通信無法正常訪問配置寄存器怎么解決?

    0x000003FF不符。 在代碼中讀取的時(shí)序為: spi.write([0xC0, 0x00, 0x3F, 0xFF]) data = spi.read(4) 請(qǐng)幫忙看下讀取的
    發(fā)表于 12-03 07:24

    請(qǐng)問ADS8671讀寫時(shí)序是怎么樣的?

    ;_00000000_00000000,然后再發(fā)送16bit的sclk來讀取寄存器數(shù)據(jù),但是讀取到的數(shù)據(jù)是adc的轉(zhuǎn)換數(shù)據(jù),并且寫入也沒成功,看過spi時(shí)序是對(duì)的,想請(qǐng)問這個(gè)期間的讀寫時(shí)序
    發(fā)表于 11-21 08:23

    ADC3663的SPI配置管腳連接至FPGA時(shí)遇到IO電平不匹配怎么解決?

    ADC3663的SPI配置管腳連接至FPGA時(shí)遇到IO電平不匹配問題。FPGA的IO是2.5V CMOS電平,ADC3663是1.8V CMOS電平,但是3663的
    發(fā)表于 11-14 08:08

    ADS127L11配置ADC使用外部時(shí)鐘以及FILTER[4:0]都不成功,為什么?

    配置ADC使用外部時(shí)鐘以及FILTER[4:0]都不成功,spi時(shí)序都是正常的,使用的是4
    發(fā)表于 11-13 08:03

    ADS127L11使用4spi不管怎么配置寄存器,示波器看到ADC的drdy脈沖周期始終是400K,怎么回事?

    我使用4spi不管怎么配置寄存器,示波器看到ADC的drdy脈沖周期始終是400K,不知道怎么回事?我檢查
    發(fā)表于 11-13 06:36