亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時代Chiplet技術(shù)的演進(jìn)與挑戰(zhàn)

集成電路應(yīng)用雜志 ? 來源:集成電路應(yīng)用雜志 ? 2020-07-14 11:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

后摩爾時代 Chiplet 技術(shù)的演進(jìn)與挑戰(zhàn)

0 引言

自戈登?摩爾(Gordon Moore)提出,半導(dǎo)體芯片上集成的晶體管數(shù)量每 18~24 個月增加一倍。在過去五十多年里,集成電路制造工藝技術(shù)、封裝與測試技術(shù)、設(shè)計方法學(xué)和 EDA 工具等微電子相關(guān)技術(shù)跟隨摩爾定律的步伐始終保持著快速的發(fā)展。2019 年進(jìn)入 7 nm 工藝制程。芯片經(jīng)歷了從小規(guī)模集成電路(SSI)、中規(guī)模集成電路(MSI)、大規(guī)模集成電路(LSI)、超大規(guī)模集成電路(VLSI)到甚大規(guī)模集成電路(ULSI)、最大規(guī)模集成電路(ELSI)階段。近十年來,隨著信息通信業(yè),以及以機(jī)器學(xué)習(xí)、大數(shù)據(jù)為代表的新興信息技術(shù)的飛速發(fā)展,片上系統(tǒng) SoC(System on Chip)在提高產(chǎn)品性能、增加可靠性的同時,大幅降低了開發(fā)成本,縮短了開發(fā)周期,是半導(dǎo)體技術(shù)發(fā)展歷程中的一個重大里程碑。半導(dǎo)體工藝進(jìn)入 28 nm 節(jié)點后,新制程的研發(fā)成本呈指數(shù)級增長,芯片工藝提升越來越困難,片上系統(tǒng) SoC 設(shè)計面臨諸多挑戰(zhàn)。異構(gòu)/異質(zhì)集成激發(fā)了多芯片封裝(MCP)/多芯片模組(MCM)的發(fā)展,有望在當(dāng)前芯片產(chǎn)業(yè)基礎(chǔ)上催生新的產(chǎn)業(yè)生態(tài)系統(tǒng)和新的商業(yè)模式[1]。半導(dǎo)體業(yè)進(jìn)入后摩爾時代。

最近,Chiplet(小芯片、芯片粒)技術(shù)熱了起來,從美國國防高級研究計劃局 DARPA(Defense Advanced Research Projects Agency)的 CHIPS(Common Heterogeneous Integration and IP Reuse Strategies,通用異構(gòu)集成及知識產(chǎn)權(quán)復(fù)用策略)項目到 Intel的 Foveros 技術(shù)、ODSA(Open Domain-Specific Architecture)開放架構(gòu)等,都把 Chiplet 看成是未來芯片的重要基礎(chǔ)技術(shù)。本文試著從半導(dǎo)體工藝制程提升的難度、SoC 研發(fā)所面臨的問題出發(fā),探討 Chiplet 的優(yōu)勢、關(guān)鍵技術(shù)及發(fā)展趨勢,以期對行業(yè)人員了解 Chiplet 技術(shù)提供一定幫助。

1 片上系統(tǒng) SoC 面臨的挑戰(zhàn)

SoC 起源于 1990 年代中期,隨著半導(dǎo)體技術(shù)的高速發(fā)展,異構(gòu)多核的 SoC 成為集成電路 IC 設(shè)計的主流趨勢,是數(shù)字集成電路的主要實現(xiàn)形式。文獻(xiàn)[2-8]對片上多核系統(tǒng)從同構(gòu)到異構(gòu)的演進(jìn)過程進(jìn)行了詳細(xì)的闡述。

1.1 SoC 設(shè)計難度加大

SoC 是以超深亞微米工藝技術(shù)和知識產(chǎn)權(quán)核 IP 復(fù)用技術(shù)為支撐,將系統(tǒng)所需的處理器、存儲器、模擬電路模塊、數(shù)模混合信號模塊以及片上可編程邏輯等高度集成到一顆芯片中,以此縮小體積,增加功能,提高性能和可靠性,且還大幅縮短產(chǎn)品上市時間、降低開發(fā)成本。

基于 IP 核的 SoC 設(shè)計,首先要面對的是 IP 核的互聯(lián)問題。IP 的集成度越來越高,種類和復(fù)雜度急劇加大,IP 核間的互聯(lián)缺乏通用接口,內(nèi)部互聯(lián)方式復(fù)雜化、多樣化,不同廠商 IP 核之間的互聯(lián)幾乎不可能。片上網(wǎng)絡(luò)成為片上系統(tǒng)內(nèi)部互聯(lián)的主流方式,即 IP 核之間通過網(wǎng)絡(luò)結(jié)構(gòu)來實現(xiàn)數(shù)據(jù)的傳輸。這種結(jié)構(gòu)雖然可解決通用總線的問題,但還需建立高效的路由算法[4]。

基于 IP 核的 SoC 設(shè)計,要保證 IP 核的可重用性。首先要提高 IP 核代碼的通用性,使設(shè)計能夠方便地配置、裁剪和擴(kuò)充。其次,IP 核應(yīng)該能被方便地集成,這需要考慮 IP 核測試和低功耗技術(shù)的可重用性。對于處理器 IP 核,應(yīng)考慮調(diào)試和接口的可重用性[6]。

總的說來,SoC 設(shè)計的關(guān)鍵技術(shù)主要包括 IP 可復(fù)用技術(shù)、總線架構(gòu)技術(shù)、軟硬件協(xié)同設(shè)計、SoC 驗證、可靠性可測性設(shè)計、低功耗設(shè)計、超深亞微米電路實現(xiàn)技術(shù)等。SoC 所需要的仿真驗證時間越來越長。高性能 SoC 采用更先進(jìn)的工藝技術(shù),使得功率收斂和時序收斂的問題變得更加突出;越來越高的集成度需要龐大的 SoC 團(tuán)隊軟硬件協(xié)同開發(fā),有可能進(jìn)一步拉低芯片良率,盈利風(fēng)險明顯升高。

隨著 SoC 應(yīng)用的不斷普及,市場需要更加廣泛的 SoC 設(shè)計。SoC 芯片提供商不僅要拓展系統(tǒng)內(nèi)部設(shè)計能力,還要直接交付開發(fā) SoC 的設(shè)計條件和方法,為客戶提供完整的解決方案。

1.2 新工藝制程的研發(fā)困難

SoC 芯片性能的提升與芯片的制造工藝息息相關(guān)。隨著半導(dǎo)體工藝的進(jìn)步,在同等面積大小的區(qū)域里,擠進(jìn)越來越多的硅電路,漏電流增加、散熱問題大、時鐘頻率增長減慢等問題難以解決,芯片設(shè)計的難度和復(fù)雜度也在進(jìn)一步增加。圖 1 顯示了隨著設(shè)計遷移到高級工藝節(jié)點,開發(fā)成本的快速增長。例如 28 nm 節(jié)點上開發(fā)芯片需要 5 130 萬美元投入;16 nm 節(jié)點需要 1 億美元;在 7 nm 工藝節(jié)點上的成本超過 2.5 億美元。目前,市場上對 SoC 的需求是高性能、多品種,采用單片 IC 模式開發(fā)和實現(xiàn) SoC,新工藝制程開發(fā)的 NRE(Non-Recurring Engineering)成本呈指數(shù)級增長且開發(fā)周期很長,增加的成本不能被攤薄,大多數(shù)企業(yè)不能接受。

芯片制造的過程極其復(fù)雜,影響良率的因素也非常多,其中影響最大的是晶圓尺寸、環(huán)境因素和技術(shù)成熟度三種因素。晶圓是圓形的,同時制造數(shù)量很多的芯片,一般中心區(qū)域的良率較高,而邊緣區(qū)良率較低。而且,不同的芯片有不同的大小。大的 Soc 芯片,有可能一片晶圓上只有幾百個甚至幾十個芯片;小的芯片,一個晶圓可以有成千上萬顆。環(huán)境因素,如塵埃、濕度、溫度和光照亮度,對晶圓良率、Die 良率和封測良率都會產(chǎn)生一定影響,因此芯片制造和封測都需要在超凈的工作環(huán)境中進(jìn)行。新工藝剛出來的時候良率會很低,隨著生產(chǎn)的進(jìn)行和導(dǎo)致低良率的因素被發(fā)現(xiàn)和改進(jìn),技術(shù)不斷成熟,則良率就會不斷地被提升。提升良率是半導(dǎo)體公司孜孜以求的目標(biāo)。

圖 2 所示的芯片良率數(shù)學(xué)模型的曲線可以看出,芯片的良率與芯片的面積有關(guān)。隨著芯片面積增大,芯片良率會下降。一方面先進(jìn)半導(dǎo)體工藝很昂貴,另一方面良率又隨著面積下降,兩相結(jié)合進(jìn)一步推高芯片的成本。

2 Chiplet 的起源

Chiplet(小芯片、芯片粒、裸芯片)由于面積較小,因此其良率較好?;诼阈酒?Chiplet 模式,也許可作為一種解方,帶給從上游 IC 設(shè)計、EDA 工具、制造工藝、先進(jìn)封測等各個產(chǎn)業(yè)鏈環(huán)節(jié)顛覆式的改變,是 IC 業(yè)繼續(xù)發(fā)展最有效的手段,后摩爾定律時代確已降臨。

異構(gòu)集成 Chiplet 系統(tǒng)中,產(chǎn)品的不同組件在獨立的裸片上設(shè)計和實現(xiàn);不同的裸片可以使用不同的工藝節(jié)點制造,甚至可以由不同的供應(yīng)商提供。第三方 Chiplet 可以減少設(shè)計時間和成本。異構(gòu)集成 Chiplet 系統(tǒng)提供了一種新的設(shè)計方案。

2.1 Chiplet 發(fā)展的推動力

由于 Chiplet 面積較小,使用 Chiplet 在封裝內(nèi)集成系統(tǒng)的辦法相比直接設(shè)計一塊大 SoC 的良率和成本有較大的改善。因此,良率和成本成為發(fā)展 Chiplet 的第一推動力。

發(fā)展 Chiplet 的另一個推動力就是異構(gòu)計算和集成,是指器件封裝內(nèi)部的異構(gòu)集成。使用小芯片不需要為后續(xù)每個半導(dǎo)體制程節(jié)點重新設(shè)計每個小芯片,芯片廠商可以針對特定應(yīng)用設(shè)計專用的高性能芯片粒,并且和其他通用芯片粒(例如內(nèi)存,高速串行接口等)集成在封裝里,從而實現(xiàn)異構(gòu)計算和集成以提升系統(tǒng)性能。

2.2 Chiplet 芯片與單片 SoC 等的比較

Chiplet 其實就是一顆商品化的、具有一定功能特征(如 USB、存儲器)的裸芯片(Die)。Chiplet 模式下,首先將需要實現(xiàn)的復(fù)雜功能進(jìn)行分解,然后開發(fā)出多種具有單一特定功能,可相互進(jìn)行模塊化組裝的裸芯片,如實現(xiàn)高性能計算、信號處理、數(shù)據(jù)存儲、數(shù)據(jù)傳輸?shù)裙δ埽⒁源藶榛A(chǔ),建立一個 Chiplet 的芯片網(wǎng)絡(luò),最后通過 SiP(System in Package)封裝技術(shù)形成一個完整的芯片。所以 Chiplet 也是一種 IP,但它是以芯片裸片的形式提供,而不是像SoC以軟件形式提供[5]。

Chiplet 解決了當(dāng)前芯片技術(shù)發(fā)展的難題,大型最先進(jìn)工藝的芯片,或者對性能、功耗和尺寸有超高要求,而價值比較高的芯片,適合做 Chiplet 的設(shè)計。另外,如果產(chǎn)品線復(fù)雜,每一個產(chǎn)品的量不夠大,Chiplet 的重用性可以滿足市場對高性能、多樣化芯片的巨大需求。Chiplet 芯片與單片 SoC 的比較(表 1)。

3 Chiplet 需要解決的關(guān)鍵技術(shù)

Chiplet 面臨著諸多挑戰(zhàn),例如接口標(biāo)準(zhǔn)化、接口間巨大的數(shù)據(jù)量造成裸芯片和裸芯片間互聯(lián)所產(chǎn)生的大功耗,以及高成本所帶來的未來大規(guī)?;瘧?yīng)用等課題。如何去劃分、定義這些小芯片的功能、接口、互聯(lián)協(xié)議等,Chiplet 的接口技術(shù)或封裝尚缺乏統(tǒng)一的標(biāo)準(zhǔn)。

3.1 die-to-die 通信技術(shù)

異構(gòu)集成 Chiplet 方案需要在單個 MCM (Multichip Module)中實現(xiàn)從 die-to-die 的通信。目前 die-to-die 的通信有如下幾種技術(shù):(1)傳統(tǒng)中長距離 SerDes 協(xié)議,如 PCI-Express、以太網(wǎng)等。(2)XSR or SiP SerDes[5]?;趥鹘y(tǒng)的SerDes體系結(jié)構(gòu),專門為die-to-die通信而構(gòu)建,可在SiP內(nèi)實現(xiàn)極高帶寬的鏈接。(3)USR Femto SerDes 協(xié)議。USR Femto SerDes協(xié)議專門為 die-to-die 通信而優(yōu)化,在能效方面都有較大的提高,可使用現(xiàn)有的封裝技術(shù),帶寬和成本比較均衡。(4)并行接口:高帶寬內(nèi)存(HBM),高級接口總線(AIB),電線束(BoW)接口。BoW 是類似于 DDR 的內(nèi)存接口。AIB/HBM 都實現(xiàn)了相對較高的帶寬密度,但也需要相對復(fù)雜的硅基互聯(lián)技術(shù)。

幾種協(xié)議的比較:上述 die-to-die 通信技術(shù)各有優(yōu)缺點,需要根據(jù)應(yīng)用進(jìn)行選擇。并行接口如 BoW、AIB、HBM 提供低功耗、低延遲和高帶寬,但是裸片之間需要連接許多線路,只有使用昂貴的插接器或橋接技術(shù)才能滿足布線要求,成本較高。相對于并行接口,SerDes 可提供同樣的帶寬,但能效不高,比片上網(wǎng)絡(luò)延遲更大。系統(tǒng)設(shè)計人員在選擇 die-to-die 的互聯(lián)之前,應(yīng)考慮與應(yīng)用相關(guān)的所有要求。圖 3 總結(jié)了每個接口技術(shù)在各種相關(guān)參數(shù)上的相對優(yōu)勢和劣勢。

3.2 多裸片封裝技術(shù)

在產(chǎn)品和市場需求的驅(qū)動下,實現(xiàn)了更高密度的集成,封裝技術(shù)在過去幾年經(jīng)歷了革命性的轉(zhuǎn)變。對封裝的要求已經(jīng)從單純地實現(xiàn)與外部世界的電氣機(jī)械連接,發(fā)展到現(xiàn)在支持多芯片封裝中不同芯片之間的多種接口技術(shù)。

(1)多 Chiplet 封裝技術(shù)。將多個芯片和/或封裝集成到一個 MCM 中導(dǎo)致了更大的封裝尺寸,也導(dǎo)致信號線和空間有限。芯片之間的接口影響封裝技術(shù)的選擇,特別是需要集成多個芯片的基板。多芯片設(shè)計的封裝技術(shù)需要考慮以下因素:chip-to-chip 接口、成本限制和性能要求、多 Chiplet 封裝的總尺寸。

(2)并行接口集成封裝。并行接口,如 AIB、HBM,或者 BoW 接口,對封裝技術(shù)有嚴(yán)格的需求。BoW 的信號速度通常比串行解決方案慢一些,但芯片之間的互聯(lián)更多,根據(jù)芯片之間需要支持的帶寬大小,可以選擇不同的封裝技術(shù)。

(3)SerDes 集成封裝。USR SerDes 互聯(lián)技術(shù)的發(fā)展大大減少了半導(dǎo)體芯片之間通信所需的 I/O 總數(shù),允許有機(jī)基質(zhì)提供裸片之間的互聯(lián)。

4 結(jié)語

Chiplet 技術(shù)的發(fā)展需要生態(tài)系統(tǒng)的支持。Chiplet 生態(tài)系統(tǒng)不僅需要建立起標(biāo)準(zhǔn)化的開放接口,同時也要求在晶圓測試、發(fā)熱管理以及新型商業(yè)模式等領(lǐng)域?qū)崿F(xiàn)技術(shù)共同進(jìn)步,需要 EDA 工具提供商、芯片提供商、封測提供商都要提供全面支持。Chiplet、OSDA 將會大大降低芯片設(shè)計門檻,為芯片行業(yè)帶來新的變革,這也是中國半導(dǎo)體業(yè)發(fā)展的大好機(jī)遇。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5443

    文章

    12353

    瀏覽量

    371888
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29696

    瀏覽量

    254799
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    477

    瀏覽量

    13431

原文標(biāo)題:后摩爾時代 Chiplet 技術(shù)的演進(jìn)與挑戰(zhàn)

文章出處:【微信號:appic-cn,微信公眾號:集成電路應(yīng)用雜志】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Chiplet封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“摩爾時代”的異構(gòu)集成方案應(yīng)運而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封
    的頭像 發(fā)表于 11-02 10:02 ?385次閱讀
    <b class='flag-5'>Chiplet</b>封裝設(shè)計中的信號與電源完整性<b class='flag-5'>挑戰(zhàn)</b>

    系統(tǒng)級立體封裝技術(shù)的發(fā)展與應(yīng)用

    系統(tǒng)級立體封裝技術(shù)作為摩爾時代集成電路產(chǎn)業(yè)的核心突破方向,正以三維集成理念重構(gòu)電子系統(tǒng)的構(gòu)建邏輯。
    的頭像 發(fā)表于 09-29 10:46 ?6590次閱讀
    系統(tǒng)級立體封裝<b class='flag-5'>技術(shù)</b>的發(fā)展與應(yīng)用

    芯粒技術(shù)的專利保護(hù)挑戰(zhàn)與應(yīng)對策略

    涉及的專利保護(hù)問題多樣且復(fù)雜。芯粒技術(shù)摩爾時代的創(chuàng)新突破系統(tǒng)級芯片(System-on-a-Chip,簡稱SoC)作為集成電路領(lǐng)域的核心產(chǎn)品,能夠在單一封裝內(nèi)
    的頭像 發(fā)表于 09-18 12:15 ?654次閱讀
    芯粒<b class='flag-5'>技術(shù)</b>的專利保護(hù)<b class='flag-5'>挑戰(zhàn)</b>與應(yīng)對策略

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?538次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    有人認(rèn)為摩爾神話會在2028年破滅,也有人在修正著不同的時間點,當(dāng)目前它還依然在發(fā)揮著作用。不過它的持續(xù)有效性,并不意為著半導(dǎo)體技術(shù)的發(fā)展沒遇到挑戰(zhàn),伴隨著半導(dǎo)體設(shè)備的微型化,其物理極限已開始呈現(xiàn)
    發(fā)表于 09-06 10:37

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片模塊化組合,依托2.5D/3D封裝實現(xiàn)高帶寬
    的頭像 發(fā)表于 08-07 15:42 ?3507次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    摩爾時代破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時代”的背景下,傳統(tǒng)制程微縮帶來的性能提升逐漸趨緩,而先進(jìn)封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)芯片性能增長的關(guān)鍵路徑。 據(jù)Yole數(shù)據(jù)顯示,2022年全球
    的頭像 發(fā)表于 08-04 15:53 ?662次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>破局者:物元半導(dǎo)體領(lǐng)航中國3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù)摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?566次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝<b class='flag-5'>技術(shù)</b>:<b class='flag-5'>后</b><b class='flag-5'>摩爾時代</b>的芯片革命與屹立芯創(chuàng)的良率保障

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?898次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    邀請全球產(chǎn)學(xué)研專家齊聚一堂,聚焦Chiplet標(biāo)準(zhǔn)技術(shù)創(chuàng)新生態(tài)建設(shè)與發(fā)展等核心議題展開探討。奇異摩爾高級設(shè)計經(jīng)理王彧博士應(yīng)邀出席,將帶來題為:“Chiplet芯粒生態(tài)的發(fā)展和應(yīng)用趨勢”
    的頭像 發(fā)表于 03-25 16:59 ?1388次閱讀

    2.5D集成電路的Chiplet布局設(shè)計

    隨著摩爾定律接近物理極限,半導(dǎo)體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集
    的頭像 發(fā)表于 02-12 16:00 ?1841次閱讀
    2.5D集成電路的<b class='flag-5'>Chiplet</b>布局設(shè)計

    廣電計量受邀參加摩爾器件研討會 攜半導(dǎo)體綜合技術(shù)解決方案亮相

    獲獎?wù)哳C獎?;顒佑晌靼搽娮涌萍即髮W(xué)杭州研究院、北京大學(xué)、杭州電子科技大學(xué)聯(lián)合舉辦。多位院士聽取了多個國家級項目的匯報并進(jìn)行了審核,圍繞摩爾時代芯片領(lǐng)域的關(guān)鍵問題展開
    的頭像 發(fā)表于 01-16 11:04 ?668次閱讀
    廣電計量受邀參加<b class='flag-5'>后</b><b class='flag-5'>摩爾</b>器件研討會 攜半導(dǎo)體綜合<b class='flag-5'>技術(shù)</b>解決方案亮相

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發(fā)表于 01-05 10:18 ?1536次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝<b class='flag-5'>技術(shù)</b>是關(guān)鍵

    對話郝沁汾:牽頭制定中國與IEEE Chiplet技術(shù)標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒有難設(shè)計的芯片”

    增加更多晶體管變得愈發(fā)困難,成本大幅攀升,業(yè)界不得不探索其他技術(shù)路線。 作為當(dāng)今“摩爾時代”的芯片設(shè)計技術(shù), Chiplet(芯粒、小芯片
    的頭像 發(fā)表于 12-10 14:35 ?1150次閱讀
    對話郝沁汾:牽頭制定中國與IEEE <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>標(biāo)準(zhǔn),終極目標(biāo)“讓天下沒有難設(shè)計的芯片”

    高帶寬Chiplet互連的技術(shù)、挑戰(zhàn)與解決方案

    引言 人工智能(AI)和機(jī)器學(xué)習(xí)(ML)技術(shù)的需求正以驚人的速度增長,遠(yuǎn)超摩爾定律的預(yù)測。自2012年以來,AI計算需求以每年4.1倍的速度指數(shù)增長,為半導(dǎo)體制程縮放和集成帶來重大挑戰(zhàn)。為應(yīng)對這些
    的頭像 發(fā)表于 12-06 09:14 ?1669次閱讀
    高帶寬<b class='flag-5'>Chiplet</b>互連的<b class='flag-5'>技術(shù)</b>、<b class='flag-5'>挑戰(zhàn)</b>與解決方案