亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計存在怎樣的難題

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-03-19 08:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、什么叫做 20H 原則?

20H 原則是指電源層相對地層內(nèi)縮 20H 的距離,H 表示電源層與地層的距離。

當(dāng)然也是為抑制邊緣輻射效應(yīng)。在板的邊緣會向外輻射電磁干擾。將電源層內(nèi)縮,使得電場只在接地層的范圍內(nèi)傳導(dǎo),有效的提高了 EMC。若內(nèi)縮 20H 則可以將 70%的電場限制在接地邊沿內(nèi);內(nèi)縮 100H 則可以將 98%的電場限制在內(nèi)。

我們要求地平面大于電源或信號層,這樣有利于防止對外輻射干擾和屏蔽外界對自身的干擾,一般情況下在 PCB 設(shè)計的時候把電源層比地層內(nèi)縮 1mm 基本上就可以滿足 20H 的原則。

二、在 PCB 設(shè)計中如何來體現(xiàn) 3W 原則與 20H 原則?

第一,3W 原則,在 PCB 設(shè)計中很容易體現(xiàn),保證走線與走線的中心間距為 3 倍的線寬即可,如走線的線寬為 6mil。

那么為了滿足 3W 原則,在 Allegro 設(shè)置線到線的規(guī)則為 12mil 即可,軟件中的間距是計算邊到邊的間距,如圖所示:

PCB 中 3W 原則示意圖

第二,20H 原則,在 PCB 設(shè)計的時候,為了體現(xiàn) 20H 原則,我們一般在平面層分割的時候,將電源層比地層內(nèi)縮 1mm 就可以了。

然后在 1mm 的內(nèi)縮帶打上屏蔽地過孔,150mil 一個,如圖所示:

PCB 中 20H 原則示意圖

三、PCB 中信號線分為哪幾類,區(qū)別在哪?

PCB 中的信號線分為兩種,一種是微帶線,一種是帶狀線。

微帶線,是走在表面層(microstrip),附在 PCB 表面的帶狀走線,如下圖所示, 藍(lán)色部分是導(dǎo)體,綠色部分是 PCB 的絕緣電介質(zhì),上面的藍(lán)色小塊兒是微帶線(microstrip line)。由于 microstrip line(微帶線)的一面裸露在空氣里面,可以向周圍形成輻射或受到周圍的輻射干擾,而另一面附在 PCB 的絕緣電介質(zhì)上,所以它形成的電場一部分分布在空中,另一部分分布在 PCB 的絕緣介質(zhì)中。但是 microstrip line 中的信號傳輸速度要比 stripline(帶狀線)中的信號傳輸速度快,這是其突出的優(yōu)點。

pcb設(shè)計存在怎樣的難題

圖微帶線示意圖

帶狀線:走在內(nèi)層(stripline/double stripline),埋在 PCB 內(nèi)部的帶狀走線,如下圖所示,藍(lán)色部分是導(dǎo)體,綠色部分是 PCB 的絕緣電介質(zhì),stripline 是嵌在兩層導(dǎo)體之間的帶狀導(dǎo)線。因為 stripline 是嵌在兩層導(dǎo)體之間,所以它的電場分布都在兩個包它的導(dǎo)體(平面)之間,不會輻射出去能量,也不會受到外部的輻射干擾。但是由于它的周圍全是電介質(zhì)(介電常數(shù)比 1 大),所以信號在 stripline 中的傳輸速度比在 microstrip line 中慢。

pcb設(shè)計存在怎樣的難題

帶狀線示意圖

四、什么叫做 EMC

EMC,是 Electro Magnetic Compatibility 的縮寫,翻譯過來就是電磁兼容性,是指設(shè)備或系統(tǒng)在其電磁環(huán)境中能正常工作且不對該環(huán)境中任何事物構(gòu)成不能承受電磁騷擾的能力。

傳感器電磁兼容性是指傳感器在電磁環(huán)境中的適應(yīng)性,保持其固有性能、完成規(guī)定功能的能力。它包含兩個方面要求:一方面要求傳感器在正常運行過程中對所在環(huán)境產(chǎn)生電磁干擾不能超過一定限值;另一方面要求傳感器對所在環(huán)境中存在電磁干擾具有一定程度抗擾度。

五、PCB 設(shè)計中區(qū)分模擬地與數(shù)字地的設(shè)計方法有哪些

一般處理模擬地、數(shù)字地的方法有以下幾種:

?直接分開,在原理圖中將數(shù)字區(qū)域的地連接為 DGND,模擬區(qū)域的地連接為 AGND,然后 PCB 中的地平面分割為數(shù)字地與模擬地,并把間距拉大;

?數(shù)字地與模擬地之間用磁珠連接;

?數(shù)字地與模擬地之間用電容連接,運用電容隔直通交的原理;

?數(shù)字地與模擬地之間用電感連接,感值從 uH 到幾十 uH 不等;

?數(shù)字地與模擬地之間用零歐姆電阻連接。

總結(jié)來說,電容隔直通交,造成浮地。電容不通直流,會導(dǎo)致壓差和靜電積累,摸機(jī)殼會麻手。如果把電容和磁珠并聯(lián),就是畫蛇添足,因為磁珠通直,電容將失效。串聯(lián)的話就顯得不倫不類。

電感體積大,雜散參數(shù)多,特性不穩(wěn)定,離散分布參數(shù)不好控制,體積大。電感也是陷波,LC 諧振(分布電容),對噪點有特效。

磁珠的等效電路相當(dāng)于帶阻陷波器,只對某個頻點的噪聲有抑制作用,如果不能預(yù)知噪點,如何選擇型號,況且,噪點頻率也不一定固定,故磁珠不是一個好的選擇。

0 歐電阻相當(dāng)于很窄的電流通路,能夠有效地限制環(huán)路電流,使噪聲得到抑制。電阻在所有頻帶上都有衰減作用(0 歐電阻也有阻抗),這點比磁珠強(qiáng)。

總之,關(guān)鍵是模擬地和數(shù)字地要一點接地。建議不同種類地之間用 0 歐電阻相連;電源引入高頻器件時用磁珠;高頻信號線耦合用小電容;電感用在大功率低頻上。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4385

    文章

    23666

    瀏覽量

    419094
  • emc
    emc
    +關(guān)注

    關(guān)注

    174

    文章

    4290

    瀏覽量

    189705
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44326
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?5833次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設(shè)計解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?3752次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?416次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?783次閱讀

    DDR模塊的PCB設(shè)計要點

    在高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2012次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    開關(guān)電源與LDO線性穩(wěn)壓器的PCB設(shè)計技巧

    電源設(shè)計,是PCB設(shè)計中最核心、也最容易翻車的模塊之一。
    的頭像 發(fā)表于 04-22 13:41 ?1834次閱讀
    開關(guān)電源與LDO線性穩(wěn)壓器的<b class='flag-5'>PCB設(shè)計</b>技巧

    PCB設(shè)計中容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)中的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?666次閱讀

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?591次閱讀

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?8次下載

    PCB設(shè)計全攻略:必備資料與詳細(xì)流程解析

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計需要提供的資料及設(shè)計流程有哪些?PCB設(shè)計需要的資料及設(shè)計流程。在電子產(chǎn)品開發(fā)過程中,印刷電路板(PCB)的設(shè)計是一個至關(guān)重要的環(huán)節(jié)。一個優(yōu)秀
    的頭像 發(fā)表于 02-06 10:00 ?1020次閱讀

    大功率PCB設(shè)計思路與技巧

    大功率PCB設(shè)計是一項挑戰(zhàn)性極強(qiáng)的任務(wù)。它不僅要求工程師具備深厚的電子理論知識,還需要豐富的實踐經(jīng)驗和精湛的設(shè)計技巧。以下是針對剛接觸大功率PCB設(shè)計的工程師的設(shè)計思路與技巧指南。 一、設(shè)計總體思維
    的頭像 發(fā)表于 01-27 17:48 ?1373次閱讀
    大功率<b class='flag-5'>PCB設(shè)計</b>思路與技巧

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2076次閱讀

    Kerman的KiCad學(xué)習(xí)筆記:第6章 PCB設(shè)計流程

    電路原理圖設(shè)計的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設(shè)計轉(zhuǎn)入PCB設(shè)計。KiCad 8.0為用戶提供了一個完整的PCB設(shè)計環(huán)境,既可以進(jìn)行人工設(shè)計,也可以全自動設(shè)計,設(shè)計
    的頭像 發(fā)表于 12-25 15:34 ?3444次閱讀
    Kerman的KiCad學(xué)習(xí)筆記:第6章 <b class='flag-5'>PCB設(shè)計</b>流程

    PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    一篇“從入門到上手”的PCB設(shè)計教程

    這是一篇面向神馬都不懂的小白玩家的PCB設(shè)計教程。希望能幫助大家快速上手PCB的設(shè)計。
    的頭像 發(fā)表于 11-08 04:49 ?3651次閱讀