亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

lC49_半導(dǎo)體 ? 來源:djl ? 作者:Tony Kozaczuk ? 2019-09-02 08:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

嵌入式FPGA(eFPGA)是指將一個(gè)或多個(gè)FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。

換句話說,eFPGA是一種數(shù)字可重構(gòu)結(jié)構(gòu),由可編程互連中的可編程邏輯組成,通常表現(xiàn)為矩形陣列,數(shù)據(jù)輸入和輸出位于邊緣周圍。 eFPGA通常具有數(shù)百或數(shù)千個(gè)輸入和輸出,可連接到總線、數(shù)據(jù)路徑、控制路徑、GPIO、PHY或任何需要的器件。

所有eFPGA都將查找表(LUT)作為基本構(gòu)建模塊。 LUT有N個(gè)輸入選擇一個(gè)小表,其輸出表示N個(gè)輸入的任何需要的布爾函數(shù)。 有些eFPGA LUT有四個(gè)輸入,有的有六個(gè)。有些LUT有兩個(gè)輸出。 LUT通常在輸出端具有觸發(fā)器; 這些可以用來存儲結(jié)果。這些LUT寄存器組合通常以四進(jìn)制形式出現(xiàn),還有進(jìn)位算術(shù)和移位器,以便有效地實(shí)現(xiàn)加法器。

LUT接收來自可編程互聯(lián)網(wǎng)絡(luò)的所有輸入,并將其所有輸出反饋到可編程互連網(wǎng)絡(luò)。

除了LUT之外,eFPGA還可能包含MAC(乘法器/累加器模塊)。 它們也連接到可編程互連網(wǎng)絡(luò),用于提供更高效的數(shù)字信號處理(DSP)和人工智能AI)功能。 對于內(nèi)存來說,有大量的RAM,通常是雙端口的封裝。至于LUT和MAC,通過RAM連接到可編程互連網(wǎng)絡(luò)。

eFPGA具有輸入和輸出引腳的外環(huán),將eFPGA連接到SoC的其它部分,這些引腳也連接到可編程的互連網(wǎng)絡(luò)。

軟件工具用于合成Verilog或VHDL代碼,以編程eFPGA邏輯和互連來實(shí)現(xiàn)任何所需的功能。

eFPGA是方便的新邏輯塊,可在許多方面提高SoC的價(jià)值,其中包括:

使用數(shù)百個(gè)LUT的廣泛,快速的控制邏輯;

可重新配置的網(wǎng)絡(luò)協(xié)議;

用于視覺或人工智能的可重構(gòu)算法;

用于航空航天應(yīng)用的可重配置DSP;

用于MCU和SoC的可重配置加速器。

除了以上這些,還有更多,這里就不一一介紹了。

當(dāng)今,已經(jīng)有了一些eFPGA供應(yīng)商,主要包括Achronix,F(xiàn)lex Logix,Menta和QuickLogic,此外,還有一些較小的供應(yīng)商。有了這些選擇,客戶需要決定哪一個(gè)最能滿足他們的需求。那么,要如何選擇呢? 雖然需要考慮商業(yè)因素,但本文重點(diǎn)討論技術(shù)因素。

第1步:制程的兼容性

通常情況下,即使在IP評估的早期階段,公司也會選擇foundry廠和工藝節(jié)點(diǎn)。而臺積電、GlobalFoundries和SMIC現(xiàn)在或正在開發(fā)針對包括65nm,40nm,28nm,22nm,16nm,14nm和7nm工藝節(jié)點(diǎn)的eFPGA。

但是,并非所有供應(yīng)商對所有代工廠/工藝節(jié)點(diǎn)都有eFPGA,至少目前還沒有。 通過他們的網(wǎng)站檢查哪些與您的制程兼容非常重要。 您還應(yīng)該看看所討論的eFPGA是否已經(jīng)在芯片中進(jìn)行了驗(yàn)證,并在NDA下提供了報(bào)告。

不要忘記檢查金屬堆棧的兼容性。您選擇的關(guān)鍵IP,如SerDes或您的應(yīng)用可能需要您使用特定的金屬堆棧,但并非所有eFPGA IP都與所有金屬堆棧兼容。

第2步:陣列大小和功能

并非所有的eFPGA供應(yīng)商都可以做非常小規(guī)模的eFPGA,同時(shí),并不是所有廠商都可以做出規(guī)模非常大的eFPGA。另外,它們支持的MAC和RAM的性質(zhì)可能會有所不同。

對于您是否需要數(shù)百個(gè)LUT或數(shù)十萬個(gè)LUT,以及您對MAC和RAM的需求,這可能會篩選出一些供應(yīng)商。

步驟3:使用RTL進(jìn)行基準(zhǔn)測試

eFPGA供應(yīng)商會為您提供用于評估的軟件,以便您可以確定(RTL)每個(gè)eFPGA可以實(shí)現(xiàn)的硅面積和性能。您需要eFPGA能夠在與SoC其余部分相同的溫度和電壓范圍內(nèi)運(yùn)行,因此請確保您需要的是支持的。

在進(jìn)行基準(zhǔn)測試時(shí),將蘋果與蘋果進(jìn)行比較(compare apples to apples)非常重要。例如,您應(yīng)該在相同的工藝(slow/slow or typ/typ or fast/fast)以及相同電壓和相同溫度下比較每個(gè)eFPGA。您應(yīng)該期望來自eFPGA供應(yīng)商的軟件工具將允許您檢查不同工藝轉(zhuǎn)角和電壓組合下的性能。

請注意,您的RTL適用于eFPGA。如果從硬連線ASIC設(shè)計(jì)中采用RTL,則觸發(fā)器之間往往會有20~30個(gè)邏輯層。如果你把它放在沒有優(yōu)化的eFPGA中,它會運(yùn)行得非常慢。在eFPGA中,LUT輸出總是有觸發(fā)器,您可以使用它們向RTL添加更多的流水線,以在eFPGA中獲得更高的性能。

談到RTL,確保你正在測試什么對你很重要。

一個(gè)16位加法器。你關(guān)心的是它的運(yùn)行速度有多快,但是如果你不小心,看到的結(jié)果可能會讓你感到驚訝。現(xiàn)在想象一個(gè)大的eFPGA。如果加法器放置在陣列的一個(gè)角落,輸入和輸出接近,則性能將遠(yuǎn)高于在陣列中間找到加法器的情況。這是因?yàn)槿绻^察從陣列輸入到陣列輸出的性能,當(dāng)加法器位于陣列中間時(shí),到數(shù)據(jù)輸入和加法器輸出的加法器的距離會更長。實(shí)際上,加法器是相同的,并且在兩個(gè)位置運(yùn)行速度都很快。問題在于你的測試沒有隔離加法器的性能,但它也加入了達(dá)到加法器所需的信號。

下圖是一個(gè)例子,它使用一個(gè)LUT來布線,LUT速度不會改變,但通過互連進(jìn)入和離開LUT的延遲會發(fā)生。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

圖源:Flex Logix

為了應(yīng)對這種效應(yīng),尤其是因?yàn)槟赡軙容^兩種不同尺寸的eFPGA,您需要做的是在輸入和輸出上設(shè)置寄存器,這可確保您關(guān)心的性能均可測量,不受陣列的大小和位置的限制。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

如果您需要MAC的DSP或AI功能,請了解每個(gè)eFPGA的乘法器大小和流水線的不同。 如果RTL指定了一個(gè)MxN乘法器,那么綜合軟件將確保eFPGA實(shí)現(xiàn)它,但它可能會跨越兩個(gè)或更多乘法器以達(dá)到所需的效果。 如果你需要MxN,那么這很重要。 但是,如果試圖比較apples-to-apples的倍增性能,您會希望讓RTL使用適合您所評估的所有eFPGA的倍增器大小。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

圖:N-Tap FIR濾波器架構(gòu)(來源:Flex Logix)

一些eFPGA直接將MAC匯集到一起,這比可編程互聯(lián)網(wǎng)絡(luò)快得多。 實(shí)施N-Tap FIR濾波器將顯示具有MAC-to-MAC流水線的eFPGA與不具有流水線的eFPGA之間的差異。 上圖為使用流水線DSP MAC實(shí)現(xiàn)的N-Tap FIR濾波器的示例。

步驟4:使用您需要的RTL基準(zhǔn)測試區(qū)域

與性能一樣,在嘗試針對不同eFPGA的RTL的相對面積進(jìn)行基準(zhǔn)測試時(shí),要非常小心。一些eFPGA供應(yīng)商使您能夠輕松生成數(shù)十種不同的陣列尺寸,但其他人可能只會為您的基準(zhǔn)測試提供兩種尺寸。

第一步是查看LUT計(jì)數(shù)(或MAC計(jì)數(shù))。但是,不同的eFPGA供應(yīng)商可能有不同的LUT尺寸。在查找表中可能不會填滿它,所以如果你有兩個(gè)觸發(fā)器進(jìn)入一個(gè)與非門,再進(jìn)入另一個(gè)觸發(fā)器,那么任何大小的查找表都將實(shí)現(xiàn)一個(gè)與非門。

某些eFPGA在輸出端具有兩個(gè)觸發(fā)器,這使得N輸入LUT可以分解為兩個(gè)共享N輸入LUT和一些輸入子集的更小的LUT。此功能可提高面積利用率。

即使您正在對來自兩家供應(yīng)商的N-LUT eFPGA進(jìn)行基準(zhǔn)測試 - 并且您的設(shè)計(jì)使用了兩個(gè)LUT中的一半并且兩者的面積相同 - 但您不能斷定它們同樣好。 你需要確定的是eFPGA LUT的利用率是否可以實(shí)現(xiàn)。一般eFPGA的利用率為60-70%,但有些eFPGA的利用率可達(dá)到90%。 唯一能找到的方法是使RTL幾乎填滿eFPGA的LUT。

另一種獲得使用感的方法是查看展示位置的可視化。 在下面的例子中,LUT顯然是非常緊密地組合在一起的(陰影塊是設(shè)計(jì)中使用的LUT),這是高利用率的良好視覺指示。

但是,即使在這里你也必須小心。 如果在上面的設(shè)計(jì)中,輸入和輸出均勻分布在eFPGA陣列的邊上,那么隨著位置/路徑軟件將關(guān)鍵路徑最小化,將具有更均勻地分散LUT的效果。

因此,當(dāng)使用這種可視檢查時(shí),嘗試將輸入和輸出分組到eFPGA的一個(gè)角落,這樣,位置/路線軟件就可以將LUT放在一起,以最小化關(guān)鍵路徑。

步驟5:對輸入和輸出容量進(jìn)行基準(zhǔn)測試

一些基于eFPGA的應(yīng)用程序需要大量的輸入和輸出。例如,網(wǎng)絡(luò)芯片的總線可以是512位寬(有時(shí)甚至數(shù)千位寬)。 您需要查看每個(gè)K-LUT可用的輸入和輸出計(jì)數(shù),看看它是否在滿足您需求的范圍內(nèi)。

結(jié)論

eFPGA是令人興奮的新工具,它使SoC架構(gòu)師可以使他們的芯片更加靈活和可重新配置。

使用上面的指導(dǎo)原則,您將能夠更快地找到最適合您獨(dú)特應(yīng)用程序、特定需求的eFPGA。如果您選擇正確的解決方案,您將能夠充分發(fā)揮eFPGA的潛力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8260

    瀏覽量

    184419
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2048

    瀏覽量

    62939
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    15993
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADI收購了一家eFPGA公司,可重構(gòu)芯片成為FPGA發(fā)展新風(fēng)向?

    興歡迎Flex Logix的優(yōu)秀團(tuán)隊(duì)加入ADI!這個(gè)團(tuán)隊(duì)是[eFPGA]技術(shù)的領(lǐng)導(dǎo)者,在我們繼續(xù)引領(lǐng)智能邊緣的征程中,他們與
    的頭像 發(fā)表于 11-12 01:22 ?3162次閱讀
    ADI收購了一家<b class='flag-5'>eFPGA</b>公司,可重構(gòu)芯片成為<b class='flag-5'>FPGA</b>發(fā)展新風(fēng)向?

    關(guān)于系統(tǒng)鏈接腳本的介紹

    一、隊(duì)伍介紹 本篇為蜂鳥E203系列分享第四篇,本篇介紹的內(nèi)容是系統(tǒng)鏈接腳本。 二、如何實(shí)現(xiàn)不同的下載模式? 實(shí)現(xiàn)三種不同的程序運(yùn)行方式,可通過makefile的命令行指定不同的鏈接腳本,從而實(shí)現(xiàn)
    發(fā)表于 10-30 08:26

    【PZ7020-StarLite 入門級開發(fā)板】——FPGA 開發(fā)的理想起點(diǎn),入門與工業(yè)場景的雙重優(yōu)選

    對于初入 FPGA 與嵌入式系統(tǒng)開發(fā)領(lǐng)域的工程師而言,一款兼具專業(yè)性與易用性的入門級開發(fā)板是快速建立技術(shù)認(rèn)知、提升實(shí)踐能力的關(guān)鍵工具。璞致電子科技(上海)有限公司深耕 SDR 及 ARM/FPGA
    的頭像 發(fā)表于 08-08 14:53 ?697次閱讀
    【PZ7020-StarLite <b class='flag-5'>入門</b>級開發(fā)板】——<b class='flag-5'>FPGA</b> 開發(fā)的理想起點(diǎn),<b class='flag-5'>入門</b>與工業(yè)場景的雙重優(yōu)選

    【「零基礎(chǔ)開發(fā)AI Agent」閱讀體驗(yàn)】總體預(yù)覽及入門

    基礎(chǔ)知識有所補(bǔ)充,另外書本后面的案例也會對Ai的應(yīng)用產(chǎn)生一些啟發(fā). 首先老規(guī)矩,先看一下目錄結(jié)構(gòu) 包含3大主題: 入門篇:介紹了Agent的概念、發(fā)展、與Prompt和Copilot的區(qū)別
    發(fā)表于 04-20 21:53

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    譜估計(jì)。 03、數(shù)字信號處理,科學(xué)家與工程師指南(英文版) 數(shù)字信號處理入門資料,非常全面,清晰易懂。 04、數(shù)字信號處理的MATLAB實(shí)現(xiàn) 本書介紹了數(shù)字信號處理的基本概念、理論及其MATLAB實(shí)現(xiàn)
    發(fā)表于 04-07 16:41

    【國產(chǎn)FPGA入學(xué)必備】刀劍在鞘,兵器先藏 | 盤古676系列國產(chǎn)FPGA開發(fā)板

    LPC擴(kuò)展接口(符合FMC接口規(guī)范,可用于外接FMC模塊)。 為便于學(xué)習(xí)和快速掌握這款開發(fā)板的使用,推出將近600頁內(nèi)容的詳細(xì)的實(shí)驗(yàn)指導(dǎo)手冊和詳細(xì)的視頻教程,從入門工具開始一步步教,到提升進(jìn)階
    發(fā)表于 02-20 15:38

    【國產(chǎn)FPGA入學(xué)必備】國產(chǎn)FPGA權(quán)威設(shè)計(jì)指南+配套FPGA圖像視頻教程

    》。 本書系統(tǒng)地介紹紫光同創(chuàng)FPGA的開發(fā)與應(yīng)用,詳細(xì)闡述FPGA開發(fā)的各個(gè)方面,從基礎(chǔ)原理到實(shí)際應(yīng)用,從設(shè)計(jì)流程到開發(fā)工具的使用,力求為讀者提供一套完整的學(xué)習(xí)和參考體系。通過閱讀本書,讀者不僅可以掌握紫光
    發(fā)表于 02-20 15:08

    MODBUS串口通訊初級入門手冊

    初級入門手冊介紹
    發(fā)表于 01-23 16:24 ?2次下載

    請問關(guān)于ADS5407內(nèi)部寄存器有沒有相關(guān)的中文介紹的?

    請問關(guān)于ADS5407內(nèi)部寄存器有沒有相關(guān)的中文介紹的?其中有幾個(gè)寄存器的功能不是特別明白,麻煩啦
    發(fā)表于 01-17 07:36

    基于Agilex 5 FPGA的模塊系統(tǒng)介紹

    基于Agilex 5 FPGA的模塊系統(tǒng)(SoM)是一種由英特爾的合作伙伴提供的生產(chǎn)就緒型解決方案,專門針對嵌入式應(yīng)用。采用先進(jìn)的Agilex 5 FPGA的SoM可以滿足邊緣應(yīng)用日益增長的需求
    的頭像 發(fā)表于 12-19 17:10 ?1060次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊系統(tǒng)<b class='flag-5'>介紹</b>

    SOPC、SoC 、FPGA的異同優(yōu)缺點(diǎn)介紹及常見應(yīng)用場景

    、高性能、高集成、高帶寬。 二、關(guān)于SOPC 1.概念 片上可編程系統(tǒng)(System On a Programmable Chip),將處理器、存儲單元及各種功能模塊等集成到一片FPGA中,且采用FPGA
    的頭像 發(fā)表于 12-17 11:15 ?2255次閱讀
    SOPC、SoC 、<b class='flag-5'>FPGA</b>的異同優(yōu)缺點(diǎn)<b class='flag-5'>介紹</b>及常見應(yīng)用場景

    Achronix Speedcore eFPGA的特性和功能

    Speedcore嵌入式FPGA(embedded FPGA,eFPGA)知識產(chǎn)權(quán)(IP)產(chǎn)品是Achronix公司于2016年推出的顛覆性技術(shù),并于當(dāng)年開始向最終客戶交付,目前出貨量已經(jīng)超過2500萬。
    的頭像 發(fā)表于 11-15 14:28 ?1414次閱讀
    Achronix Speedcore <b class='flag-5'>eFPGA</b>的特性和功能

    FPGA基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?2287次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    今日看點(diǎn)丨ADI收購eFPGA公司Flex Logix;業(yè)界首款!湖北發(fā)布高性能車規(guī)級芯片DF30

    1. ADI 收購eFPGA 公司Flex Logix ? 設(shè)計(jì)可重構(gòu)AI芯片的美國創(chuàng)企Flex Logix的官網(wǎng)顯示,該公司已將其技術(shù)資產(chǎn)出售給一家大型上市公司,其技術(shù)資產(chǎn)和技術(shù)團(tuán)隊(duì)已經(jīng)被收購
    發(fā)表于 11-11 11:26 ?1176次閱讀

    使用FPGA構(gòu)建ADAS系統(tǒng)簡易過程

    之前已經(jīng)介紹過《FPGA在汽車電子中應(yīng)用-ADAS》,但是很多人留言說是沒有相關(guān)例程,應(yīng)用不夠直觀,所以,今天他來了-使用FPGA制作一個(gè)便攜式 ADAS 系統(tǒng)(源碼開源)。
    的頭像 發(fā)表于 11-05 09:19 ?979次閱讀